ZHCSGU9C June 2017 – November 2018 TPS2373
PRODUCTION DATA.
当 V(VDD-VSS) 低于分类下限阈值时, TPS2373 将 DEN 拉至 VSS。当输入电压上升至高于 VCL_ON 时,DEN 引脚会进入漏极开路状态以节能。在检测时,RTN 为高阻抗,几乎所有的内部电路都被禁用。24.9kΩ (±1%) 的 RDEN 可呈现正确的特征。这可能是一个小型低功耗电阻,因为其负荷仅为约 5mW。有效的 PD 检测特征是在 PI 位置有 23.7kΩ 到 26.3kΩ 的增量电阻 (ΔV/ΔI)。
PSE 在 PI 位置看到的检测电阻是输入电桥电阻与一个并联组合电阻(即 RDEN 与内部 VDD 负载并联)串联的结果。向 PI 施加 2.7V 电压时,输入二极管电桥的增量电阻大小可能为数百欧,且流耗较低。在检测期间,输入电桥电阻会由 TPS2373 有效电阻进行部分补偿。
IEEE 802.3bt 的硬件分类协议规定,2 型、3 型或 4 型 PSE 在分类序列期间应将其输出电压降至检测范围内。在此情况下,PD 需要具有不正确的检测特征,这称为标记事件(请参阅Figure 24)。第一个标记事件发生后, TPS2373 将呈现小于 12kΩ 的特征,直至其收到低于标记复位阈值 (VMSR) 的 V(VDD-VSS) 电压。硬件分类 中对此进行了全面的说明。