ZHCSGU9C June 2017 – November 2018 TPS2373
PRODUCTION DATA.
在 PSE 向 PD 提供完整电压之前,内部 PoE UVLO(欠压闭锁)电路会使热插拔开关保持关闭。这样可以防止下游转换器电路在检测和分类期间加载 PoE 输入。在 PD 断电期间,转换器电路将使 CBULK 放电。因此,在刚向 PD 施加完整电压后,V(VDD-RTN) 将呈现较低的电压(如Figure 24 所示)。PSE 一旦决定为 PD 供电,就会将 PI 电压驱动到工作范围内。当 VVDD 上升至高于 UVLO 导通阈值(VUVLO_R,约为 38V)且 RTN 为高电平时, TPS2373-3 和 TPS2373-4 将使热插拔 MOSFET 进入浪涌电流限制状态( TPS2373-3 约为 200mA, TPS2373-4 约为 335mA,如Figure 26 所示)。PG 引脚将处于低电平状态,同时,CBULK 会充电,而 VRTN 从 VVDD 下降至接近 VVSS。在该过程中,VC_OUT 输出也将关闭,不会向 PWM 控制器提供低电源电压,以免在 VVDD 和 VRTN 之间增加负载(这可能会阻止成功启动 PD 以及后续成功启动转换器)。一旦浪涌电流下降至浪涌电流限值下方大约 10%,PD 电流限值就会切换到运行电平( TPS2373-3 大约为 1.85A, TPS2373-4 大约为 2.2A)。
此外,如Figure 26 所示,一旦浪涌持续时间也已经超过约 81.5ms,PG 输出将变为高阻抗,且 PWM 控制器启动源将开启,从而为 CVC_OUT(VC_OUT 电容器)充电并允许下游转换器电路启动。 如Figure 27 所示,转换器软启动功能会在开始切换之前引入一个额外的轻微延迟。请注意,启动源电流能力足以在转换器软启动期间完全维持 VVC_OUT,而无需任何大型 CVC_OUT 电容。一旦 VVC_IN 上升到高于 VVCIN_ON(约为 8.5V),这意味着直流/直流转换器已经升高了输出电压,VC_IN 引脚便会从内部连接到 VC_OUT 引脚。随后会将启动电流源关闭约 24ms (tTPLHBT),从而完成启动。 TPH、TPL 和 BT 输出将在 tTPLHBT 时间内启用(在 VVC_IN 上升到高于 VVCIN_ON之后)。如果在转换器启动期间存在阻止 VVC_IN 上升的故障情况(例如,下游转换器输出端出现短路),则会加入一段 tSTUP_OUT(约 50ms)的超时时间(在此时间结束时将关闭启动源并打开 VC 开关),直到 VVC_OUT 下降至低于 VVCO_UV 以便启动新的启动周期。
VC_OUT UVLO 下降阈值 (VVCO_UV) 需要低于 PWM 控制器的最小 UVLO 下降阈值,从而确保每当 TPS2373 启动一个新的启动周期时,PWM 控制器均已达到复位状态并将会启动一个新的软启动序列。通过 UVLO_SEL 输入端可以在 6.9V 和 3.9V 的标称范围内选择 VVCO_UV 的值以适应各种 PWM 控制器。
如果 VVDD-VVSS 下降至低于 PoE UVLO 下限(VUVLO_F,约为 32V),则会关闭热插拔开关,但 PG 输出会保持高阻抗,允许转换器继续运行,直到 VVC_OUT 下降至低于 PWM 控制器的 UVLO 阈值为止。请参阅 VC 输入和输出,CVCIN 和 CVCOUT 以了解有关如何处理 PoE 关断情况的一般指导。