ZHCSPW0B April   2023  – December 2023 TPS3808E-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件电压阈值
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
  8. 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 SENSE输入
      2. 8.3.2 选择 RESET 延迟时间
      3. 8.3.3 手动复位 (MR) 输入
      4. 8.3.4 RESET 输出
    4. 8.4 器件功能模式
      1. 8.4.1 正常运行 (VDD > VDD(min))
      2. 8.4.2 高于上电复位但低于 VDD(min) (VPOR < VDD < VDD(min))
      3. 8.4.3 低于上电复位(VDD < VPOR)
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 抗SENSE引脚电压瞬态干扰
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
        1. 10.1.1.1 评估模块
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

手动复位 (MR) 输入

手动复位 (MR) 输入允许处理器或其他逻辑电路启动复位。MR 为逻辑低电平 (0.3 VDD) 时,RESET 将变为有效。MR 恢复逻辑高电平且 SENSE 高于复位阈值后,RESET 在用户定义的复位延迟结束后变为无效。请注意,MR 使用 90kΩ 电阻器在内部连接到 VDD,因此如果未使用 MR,则该引脚可以保持未连接的状态。

请参阅图 8-3,了解如何使用 MR 来监控多个系统电压。请注意,如果驱动 MR 的逻辑信号小于 VDD,则在 MR 上的内部上拉电阻作用下,会有一些额外的电流流入 VDD。为了尽可能减少电流消耗,可以使用逻辑电平 FET,如图 8-4 所示。

GUID-20230403-SS0I-RMT8-0STM-MT1X2RRJSLX7-low.svg图 8-3 使用 MR 监控多个系统电压
GUID-20230403-SS0I-2WKM-T418-LGQCKP6Z4FXS-low.svg图 8-4 MR 信号没有进入 VDD 时,使用外部 MOSFET 来尽可能降低 IDD