ZHCSPW0B April   2023  – December 2023 TPS3808E-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件电压阈值
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
  8. 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 SENSE输入
      2. 8.3.2 选择 RESET 延迟时间
      3. 8.3.3 手动复位 (MR) 输入
      4. 8.3.4 RESET 输出
    4. 8.4 器件功能模式
      1. 8.4.1 正常运行 (VDD > VDD(min))
      2. 8.4.2 高于上电复位但低于 VDD(min) (VPOR < VDD < VDD(min))
      3. 8.4.3 低于上电复位(VDD < VPOR)
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 抗SENSE引脚电压瞬态干扰
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
        1. 10.1.1.1 评估模块
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

设计要求

TPS3808E-Q1 旨在驱动微处理器的 RESET 输入。RESET 引脚可通过 100kΩ 电阻拉至高电平,复位延迟时间由 CT 控制,具体取决于微处理器的复位要求时间。在这种情况下,CT 保持开路,实现 20ms 的典型复位延迟时间。