ZHCSSJ6 july   2023 TPS38700S-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 器件比较
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 热性能信息
    5. 7.5 电气特性
    6. 7.6 时序要求
    7. 7.7 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 器件状态图
      2. 8.3.2 同步功能
      3. 8.3.3 转换序列
        1. 8.3.3.1 上电
        2. 8.3.3.2 断电
        3. 8.3.3.3 紧急断电
      4. 8.3.4 备份状态
      5. 8.3.5 热关断 (TSD) 状态
      6. 8.3.6 I2C
        1. 8.3.6.1 I2C
    4. 8.4 寄存器映射表
      1. 8.4.1 寄存器说明
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 汽车类多通道序列发生器和监视器
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
      4. 9.2.4 测试实现
      5. 9.2.5 应用曲线
  11. 10电源相关建议
    1. 10.1 电源指南
  12. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  13. 12器件和文档支持
    1. 12.1 器件命名规则
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 术语表
  14.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

应用信息

现代 SOC 和 FPGA 器件通常需要多个电源轨,以便为相应 SOC 或 FPGA 内的不同模块供电。准确的电压电平和时序要求很常见,必须满足这些要求才能确保此类器件正常运行。通过将 TPS38700S-Q1 与 TPS389006-Q1 等多通道电压监控器结合使用,可以满足目标 SOC 或 FPGA 器件的加电和断电时序控制要求以及内核电压要求。此设计还有助于满足 SOC 或 FPGA 的严格时序要求。