ZHCSSJ6 july   2023 TPS38700S-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 器件比较
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 热性能信息
    5. 7.5 电气特性
    6. 7.6 时序要求
    7. 7.7 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 器件状态图
      2. 8.3.2 同步功能
      3. 8.3.3 转换序列
        1. 8.3.3.1 上电
        2. 8.3.3.2 断电
        3. 8.3.3.3 紧急断电
      4. 8.3.4 备份状态
      5. 8.3.5 热关断 (TSD) 状态
      6. 8.3.6 I2C
        1. 8.3.6.1 I2C
    4. 8.4 寄存器映射表
      1. 8.4.1 寄存器说明
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 汽车类多通道序列发生器和监视器
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
      4. 9.2.4 测试实现
      5. 9.2.5 应用曲线
  11. 10电源相关建议
    1. 10.1 电源指南
  12. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  13. 12器件和文档支持
    1. 12.1 器件命名规则
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 术语表
  14.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时序要求

2.2V ≤ VDD ≤ 5.5V,NRST/NIRQ 电压 = 10kΩ 至 VDD,NRST/NIRQ 负载 = 10pF,并且在自然通风条件下的工作温度范围(–40°C 至 125°C)内测得,除非另有说明。典型值为 TA = 25°C 下的值,在典型条件 VDD = 3.3V 下。
最小值 标称值 最大值 单位
常用参数
tD_ENx 从时隙开始到 ENx 切换的延迟 从时隙开始 10 µs
tD_ENx,y 同一时隙中 2 个后续 EN 之间的延迟 1 µs
tNRST_EN 紧急断电时从 NRST 到 ENx 的延迟 序列 2  200 ns
tD_NRST 从 ACT 引脚的下降沿低于 VIL 或 VDD 引脚的下降沿低于 VDDmin 到 NRST 置为有效的延迟 25 µs
tD_NIRQ 故障检测到 NIRQ 置为有效的延迟 25 µs
tNo_BIST 不具有 BIST 时的 POR 就绪时间 包括具有 ECC 的 OTP 负载 2.5 ms
I2C 时序特性
fSCL 串行时钟频率(1) 标准模式 100 kHz
fSCL 串行时钟频率(1) 快速模式 400 kHz
fSCL 串行时钟频率(1) 超快速模式 1 MHz
tLOW SCL 低电平时间(1) 标准模式 4.7 µs
tLOW SCL 低电平时间(1) 快速模式 1.3 µs
tLOW SCL 低电平时间(1) 超快速模式 0.5 µs
tHIGH SCL 高电平时间(1) 标准模式 4 µs
tHIGH SCL 高电平时间(1) 快速模式 1 µs
tHIGH SCL 高电平时间(1) 超快速模式 0.26 µs
tSU_DAT 数据建立时间(1) 标准模式 250 ns
tSU_DAT 数据建立时间(1) 快速模式 100 ns
tSU_DAT 数据建立时间(1) 超快速模式 50 ns
tHD_DAT 数据保持时间(1) 标准模式 10 3450 ns
tHD_DAT 数据保持时间(1) 快速模式 10 900 ns
tHD_DAT 数据保持时间(1) 超快速模式 10 ns
tSU_STA 启动或重复启动条件的建立时间(1) 标准模式 4.7 µs
tSU_STA 启动或重复启动条件的建立时间(1) 快速模式 0.6 µs
tSU_STA 启动或重复启动条件的建立时间(1) 超快速模式 0.26 µs
tHD_STA 启动或重复启动条件的保持时间(1) 标准模式 4 µs
tHD_STA 启动或重复启动条件的保持时间(1) 快速模式 0.6 µs
tHD_STA 启动或重复启动条件的保持时间(1) 超快速模式 0.26 µs
tBUF STOP 与 START 状态之间的总线空闲时间(1) 标准模式 4.7 µs
tBUF STOP 与 START 状态之间的总线空闲时间(1) 快速模式 1.3 µs
tBUF STOP 与 START 状态之间的总线空闲时间(1) 超快速模式 0.5 µs
tSU_STO 停止条件的建立时间(1) 标准模式 4 µs
tSU_STO 停止条件的建立时间(1) 快速模式 0.6 µs
tSU_STO 停止条件的建立时间(1) 超快速模式 0.26 µs
trDA SDA 信号的上升时间(1) 标准模式 1000
trDA SDA 信号的上升时间(1) 快速模式 20 300 ns
trDA SDA 信号的上升时间(1) 超快速模式 120 ns
tfDA SDA 信号的下降时间(1) 标准模式 300 ns
tfDA SDA 信号的下降时间(1) 快速模式 1.4 300 ns
tfDA SDA 信号的下降时间(1) 超快速模式 6.5 120 ns
trCL SCL 信号的上升时间(1) 标准模式 1000 ns
trCL SCL 信号的上升时间(1) 快速模式 20 300 ns
trCL SCL 信号的上升时间(1) 超快速模式 120 ns
tfCL SCL 信号的下降时间(1) 标准模式 300 ns
tfCL SCL 信号的下降时间(1) 快速模式 6.5 300 ns
tfCL SCL 信号的下降时间(1) 超快速模式 6.5 120 ns
tSP 被抑制的 SCL 和 SDA 尖峰的脉冲宽度(1) 标准模式、快速模式和超快速模式 50 ns
受设计保证