ZHCS169D May 2011 – July 2016 TPS54062
PRODUCTION DATA.
布局布线是实现良好电源设计的重要组成部分。多条信号路径的电流或电压快速变化并与杂散电感和寄生电容相互作用,导致产生噪声或电源性能降低。为了协助消除上述问题,应通过采用 X5R 或 X7R 介电材料的低 ESR 陶瓷旁路电容使 VIN 引脚避开接地端。请注意,应最大程度缩减由旁路电容连接电路、VIN 引脚和 GND 引脚组成的回路面积。请参见Figure 50 的 PCB 布局示例。由于 PH 连接是开关节点,输出电感应尽量靠近 PH 引脚放置,PCB 导体面积也应最大程度缩减,避免电容过度耦合。RT/CLK 引脚对噪声敏感。因此 RT 电阻应尽可能放置于靠近 IC 的位置并且走线长度最短。大致按如图所示方式放置附加外部组件。使用备选 PCB 布局也许同样能够获得可接受性能,然而该布局经验证效果良好,可以作为指南进行参考。
所有敏感模拟走线和组件(例如 VSENSE、RT/CLK 和 COMP)应远离高压开关接点(例如 PH、BOOT 和电感)放置,避免发生耦合。反馈分压器的顶层电阻应与 VOUT 电容的正节点相连或置于 VOUT 电容之后。