ZHCSRE2A december 2022 – april 2023 TPS552892
PRODUCTION DATA
引脚 | I/O | 说明 | |
---|---|---|---|
编号 | 名称 | ||
1 | EN/UVLO | I | 启用逻辑输入和可编程输入电压欠压锁定 (UVLO) 输入。逻辑高电平可启用器件。逻辑低电平可禁用器件并将其转换为关断模式。EN/UVLO 引脚上的电压高于 1.15V 的逻辑高电平电压后,该引脚可充当可编程 UVLO 输入,具有 1.23V 的内部基准电压。 |
2 | MODE | I | 轻负载条件下的模式选择引脚。将它连接至逻辑高电压时,此器件在强制 PWM 模式下运行。将它连接至逻辑低电压时,此器件在自动 PFM 模式下运行。此引脚在应用中不能悬空。 |
3 | PG | O | 指示电源正常的开漏输出。当输出电压高于设定输出电压的 95% 时,此引脚输出高阻抗。当输出电压低于设定输出电压的 90% 时,此引脚输出低电平 |
4 | CC | O | 指示恒定电流输出的开漏输出。触发输出电流限制时,此引脚输出低电平。 |
5 | DITH/SYNC | I | 抖动频率设置和同步时钟输入。在该引脚和接地端之间,使用电容器来设置抖动频率。该引脚接地短路或拉至 1.2V 以上时,无抖动功能。可以在该引脚上应用外部时钟,来同步开关频率。 |
6 | FSW | I | 开关频率可通过该引脚和 AGND 引脚之间的电阻进行编程。 |
7 | VIN | PWR | 降压/升压转换器的输入。 |
8 | SW1 | PWR | 降压侧的开关节点引脚。它连接到内部降压低侧功率 MOSFET 的漏极,以及内部降压高侧功率 MOSFET 的源极。 |
9 | PGND | PWR | IC 的电源接地。 |
10 | SW2 | PWR | 升压侧的开关节点引脚。它连接到内部升压低侧功率 MOSFET 的漏极,以及内部升压高侧功率 MOSFET 的源极。 |
11 | VOUT | PWR | 降压/升压转换器的输出。 |
12 | ISP | I | 电流检测放大器的正输入。在 ISP 引脚和 ISN 引脚之间连接的可选电流检测电阻可以限制输出电流。如果检测到的电压达到电流限值,将激活慢速恒定电流控制环路,并开始调节 ISP 引脚和 ISN 引脚之间的电压。将 ISP 引脚和 ISN 引脚与 VOUT 引脚连接到一起,可以禁用输出电流限制功能。 |
13 | ISN | I | 电流检测放大器的负输入。在 ISP 引脚和 ISN 引脚之间连接的可选电流检测电阻可以限制输出电流。如果检测到的电压达到电流限值,将激活慢速恒定电流控制环路,并开始调节 ISP 引脚和 ISN 引脚之间的电压。将 ISP 引脚和 ISN 引脚与 VOUT 引脚连接到一起,可以禁用输出电流限制功能。 |
14 | FB | I | 连接到电阻分压器的中心,可对输出电压进行编程 |
15 | COMP | O | 内部误差放大器的输出。在该引脚和 AGND 引脚之间连接环路补偿网络。 |
16 | CDC | O | 电压输出与 ISP 引脚和 ISN 引脚之间检测到的电压成正比。在该引脚和 AGND 之间使用一个电阻器来增加输出电压,以补偿电缆上由电缆电阻引起的压降。 |
17 | AGND | - | IC 的信号接地。 |
18 | VCC | O | 内部稳压器的输出。在此引脚和 AGND 引脚之间需要一个大于 4.7μF 的陶瓷电容器。 |
19 | BOOT2 | O | 升压侧高侧 MOSFET 栅极驱动器的电源。必须在此引脚和 SW2 引脚之间连接一个 0.1µF 的陶瓷电容器。 |
20 | BOOT1 | O | 降压侧高侧 MOSFET 栅极驱动器的电源。必须在此引脚和 SW1 引脚之间连接一个 0.1µF 的陶瓷电容器。 |
21 | EXTVCC | I | 为 VCC 选择内部 LDO 或外部 5V。将它连接至逻辑高电压或者保持悬空时,可选择内部 LDO。将它连接至逻辑低电压时,可为 VCC 选择外部 5V。 |