ZHCSLO0C April   2023  – October 2024 TPS62874-Q1 , TPS62875-Q1 , TPS62876-Q1 , TPS62877-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件选项
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级 - Q100
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 I2C 接口时序特性
    7. 6.7 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  固定频率 DCS 控制拓扑
      2. 8.3.2  强制 PWM 和省电模式
      3. 8.3.3  瞬态非同步模式(可选)
      4. 8.3.4  精密使能
      5. 8.3.5  启动
      6. 8.3.6  开关频率选择
      7. 8.3.7  输出电压设置
        1. 8.3.7.1 输出电压范围
        2. 8.3.7.2 输出电压设定点
        3. 8.3.7.3 非默认输出电压设定点
        4. 8.3.7.4 动态电压调节
        5. 8.3.7.5 压降补偿
      8. 8.3.8  补偿 (COMP)
      9. 8.3.9  模式选择/时钟同步 (MODE/SYNC)
      10. 8.3.10 展频时钟 (SSC)
      11. 8.3.11 输出放电
      12. 8.3.12 欠压锁定 (UVLO)
      13. 8.3.13 过压锁定 (OVLO)
      14. 8.3.14 过流保护
        1. 8.3.14.1 逐周期电流限制
        2. 8.3.14.2 断续模式
        3. 8.3.14.3 限流模式
      15. 8.3.15 电源正常 (PG)
        1. 8.3.15.1 独立、主器件行为
        2. 8.3.15.2 辅助器件行为
      16. 8.3.16 遥感
      17. 8.3.17 热警告和热关断
      18. 8.3.18 堆叠操作
    4. 8.4 器件功能模式
      1. 8.4.1 上电复位
      2. 8.4.2 欠压锁定
      3. 8.4.3 待机
      4. 8.4.4 打开
    5. 8.5 编程
      1. 8.5.1 串行接口说明
      2. 8.5.2 标准模式、快速模式、快速+ 模式协议
      3. 8.5.3 HS 模式协议
      4. 8.5.4 I2C 更新序列
      5. 8.5.5 I2C 寄存器复位
      6. 8.5.6 动态电压调节 (DVS)
  10. 器件寄存器
  11. 10应用和实施
    1. 10.1 应用信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
      2. 10.2.2 详细设计过程
        1. 10.2.2.1 电感器选型
        2. 10.2.2.2 选择输入电容器
        3. 10.2.2.3 选择补偿电阻器
        4. 10.2.2.4 选择输出电容器
        5. 10.2.2.5 选择补偿电容器 CC
        6. 10.2.2.6 选择补偿电容器 CC2
      3. 10.2.3 应用曲线
    3. 10.3 关于在堆叠配置中使用两个 TPS62876-Q1 的典型应用
      1. 10.3.1 两个堆叠器件的设计要求
      2. 10.3.2 详细设计过程
        1. 10.3.2.1 选择补偿电阻器
        2. 10.3.2.2 选择输出电容器
        3. 10.3.2.3 选择补偿电容器 CC
      3. 10.3.3 两个堆叠器件的应用曲线
    4. 10.4 关于在堆叠配置中使用三个 TPS62876-Q1 的典型应用
      1. 10.4.1 三个堆叠器件的设计要求
      2. 10.4.2 详细设计过程
        1. 10.4.2.1 选择补偿电阻器
        2. 10.4.2.2 选择输出电容器
        3. 10.4.2.3 选择补偿电容器 CC
      3. 10.4.3 三个堆叠器件的应用曲线
    5. 10.5 最佳设计实践
    6. 10.6 电源相关建议
    7. 10.7 布局
      1. 10.7.1 布局指南
      2. 10.7.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

开关频率选择

在器件初始化期间,连接到器件中的数字转换器的电阻器决定 FSEL 引脚的状态并根据表 8-2 设置直流/直流转换器的开关频率。

表 8-2 开关频率选项
FSEL 上的电阻器 (1%) 开关频率
通过 6.2kΩ 电阻连接至 GND 1.5MHz
短接至 GND 2.25MHz
短接至 VIN 2.5MHz
通过 47kΩ 电阻连接至 VIN 3MHz

下图展示了用于检测 FSEL 引脚状态的 R2D 转换器的简化方框图(相同的电路会检测 VSEL 引脚的状态 - 请参阅输出电压设定点)。


TPS62874-Q1 TPS62875-Q1 TPS62876-Q1 TPS62877-Q1 FSEL R2D 转换器功能方框图

图 8-10 FSEL R2D 转换器功能方框图
FSEL 引脚状态检测的工作原理如下:

为了检测最高有效位 (MSB),电路会断开 S1 和 S2,输入缓冲器检测连接到 FSEL 引脚的是高电平还是低电平。

检测最低有效位 (LSB):

  • 如果 MSB 为 0,则电路闭合 S1。如果输入缓冲器检测到高电平,则 LSB = 1;如果电路检测到低电平,则 LSB = 0。
  • 如果 MSB 为 1,则电路闭合 S2。如果输入缓冲器检测到低电平,则 LSB = 0;如果电路检测到高电平,则 LSB = 1。

电流检测比较器的传播延迟限制了器件的最短导通时间。实际上,这意味着器件可以支持的最大开关频率会随着占空比的减小而降低。图 6-5 展示了采用 3.3V 和 5V 电源时器件的实际工作范围。