ZHCSNP4B December 2022 – June 2024 TPS65219-Q1
PRODUCTION DATA
在此示例中,使用单个 TPS65219-Q1 PMIC 为通用处理器供电。此配电网络 (PDN) 显示 3.3V 输入电源,但也可以使用 5V 电源为降压转换器和 LDO 供电(如果未配置为旁路)。为了降低功率损耗,如果其中一个 PMIC 降压稳压器的输出满足所需余量和序列需求,则可以使用该输出为 LDO 供电。例如,使用 Buck2 (1.8V) 为 LDO2 (0.85V) 供电。LDO1 配置为旁路模式,并指派去为 SD 卡接口供电。旁路模式让电压可在 VSET_LDO1 和 1.8V 之间变化,从而满足 UHS 速度的 SD 规范,该规范需要 3.3V 的电压来初始化 SD 卡,然后才能将电压降至 1.8V,从而实现更短的上升/下降时间和更低的电磁干扰。可以将 VSEL_SD 多功能引脚配置为在运行期间触发电压变化。由于 Buck1 是具有最高电流能力的稳压器,因此将它分配去为处理器的 CORE 电源轨供电。每个降压稳压器都可以选择配置为高带宽,从而支持更高的负载瞬态和更高的总电容(本地 + 负载点)。由于 PMIC 由 3.3V 电源轨供电,因此使用外部负载开关为处理器上的 3.3V IO 域供电。其中一个 PMIC GPO (GPO2) 配置为上电/断电序列的一部分,并启用外部电源开关。