ZHCSVV3A April 2024 – August 2024 TPS7H4011-SP
PRODMIX
当使能引脚为低电平时,器件将进入关断模式,而不会调节输出电压。通常,从 VIN 到 GND 使用一个外部电阻分压器为 EN 馈电。可以适当调整电阻器的大小,以便在达到期望的预设输入电压时导通器件,如方程式 4 所示。这可用于创建可调节的 UVLO,以补充 VIN 和 PVIN 引脚上的默认内部 UVLO 电压。
其中
EN 引脚具有 100mV(典型值)的迟滞。因此,方程式 5 可用于计算 VIN(falling) 电压。
其中
或者,可以直接从微控制器或 FPGA 驱动 EN 引脚。使能引脚的低电压阈值有助于支持 1.1V、1.8V、2.5V 和 3.3V 逻辑电平。