ZHCSN88 December 2023 TPSI3100-Q1
ADVANCE INFORMATION
TPSI310x-Q1、TPSI311x-Q1、TPSI312x-Q1 和 TPSI313x-Q1 系列为输入 (VDDP) 和输出电源(VDDM 和 VDDH)实现内部 UVLO 保护功能。该器件将保持禁用状态,直到 VDDP 超过其上升 UVLO 阈值。当 VDDP 电源电压降至低于其下降阈值电压时,无论 EN 状态如何,器件都会尝试发送数据信息以快速将 VDRV 置为低电平。这取决于 VDDP 损耗率。如果 VDDP 崩溃太快而无法发送信息,超时机制可确保 VDRV 在 tHL_VDRV_PD 内被置为低电平。VDDP ULVO 事件会使 PGOOD、FLT1 和 ALM1 置为低电平。
VDDH 和 VDDM UVLO 电路分别监测 VDDH 和 VDDM 上的电压。仅当超过 VDDH 和 VDDM UVLO 上升阈值时,VDRV 才会被置为高电平。如果 VDDH 或 VDDM 低于各自的 UVLO 下降阈值,则 VDRV 立即被置为低电平。UVLO 保护块具有迟滞功能,有助于提高电源的抗噪性。在导通和关断期间,驱动器会拉取和灌入峰值瞬态电流,从而使 VDDH 和 VDDM 电源产生压降。UVLO 保护电路会忽略这些正常开关瞬态期间的相关噪声。