ZHCSN88 December   2023 TPSI3100-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  功率等级
    6. 6.6  绝缘规格
    7. 6.7  安全相关认证
    8. 6.8  安全限值
    9. 6.9  电气特性
    10. 6.10 开关特性
    11. 6.11 绝缘特性曲线
    12. 6.12 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 使能状态的传输
      2. 8.3.2 功率传输
      3. 8.3.3 栅极驱动器
      4. 8.3.4 芯片使能 (CE)
      5. 8.3.5 比较器
        1. 8.3.5.1 故障比较器
        2. 8.3.5.2 警报比较器
        3. 8.3.5.3 比较器抗尖峰脉冲
      6. 8.3.6 VDDP、VDDH 和 VDDM 欠压锁定 (UVLO)
      7. 8.3.7 热关断
    4. 8.4 器件操作
    5. 8.5 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 CDIV1、CDIV2 电容
        2. 9.2.2.2 启动时间和恢复时间
        3. 9.2.2.3 RSHUNT、R1 和 R2 选择
        4. 9.2.2.4 过流故障误差
        5. 9.2.2.5 过流警报误差
        6. 9.2.2.6 VDDP 电容 CVDDP
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 卷带封装信息

封装选项

机械数据 (封装 | 引脚)
  • DVX|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

器件功能模式

表 8-1 总结了 TPSI310x-Q1TPSI310xL-Q1 的功能模式。

表 8-1 TPSI310x-Q1、TPSI311x-Q1、TPSI312x-Q1 和 TPSI313x-Q1 系列,功能模式(1)(2)
CE VDDP VDDH、VDDM EN VDRV PGOOD 注释
X 已断电(4) 已断电(6) X L L 已断电:
VDRV 输出被禁用,应用了禁止电路。
L 已上电(3) 已断电(6) X L L 禁用的操作:
当 CE 被置为低电平时,到次级的功率传输停止。VDDH 和 VDDM 电源轨放电,直到加载。VDRV 输出被禁用,应用了禁止电路。
H 已上电(3) 已上电(5) L L H 正常运行:VDRV 输出状态遵循 EN 逻辑状态。
H H H
X 已断电(4) 已上电(5) X L L 禁用的操作:
当 VDDP 断电时,输出驱动器自动禁用。如果有足够的 VDDP 电源可用,则 VDRV 在传播延迟内被禁用,否则在超时持续时间后被禁用。应用了禁止电路。
不存在警报或故障情况 (FLTn_CMP = ALMn_CMP = 0)。
X:无关。
VVDDP ≥VDDP_UVLO 阈值。
VVDDP < VDDP_UVLO 阈值。
VVDDH ≥ VDDH_UVLO 阈值且 VVDDM ≥ VDDM_UVLO 阈值。
VVDDH <VDDH_UVLO 阈值或 VVDDM < VDDM_UVLO 阈值。

表 8-2 总结了故障和比较器功能行为。

表 8-2 FLTnALMn 功能行为(1)
CE(2) FLTn_CMP(3) ALMn_CMP(4) FLTn(5) ALMn(5) 注释
L X X L L VDRV 输出被禁用,应用了禁止电路。
H L L 高阻态 高阻态 VDRV 输出遵循 EN 引脚的状态。
H L H 高阻态 L 检测到故障。VDRV 输出被置为低电平,直到恢复计时器到期。在锁存故障器件上,VDRV 置为低电平并保持低电平,直到 EN 置为低电平,然后置为高电平,并且恢复计时器到期。
H H L L 高阻态 检测到警报。VDRV 输出不变。
H H H L L 检测到故障和警报。VDRV 输出被置为低电平,直到恢复计时器到期。在锁存故障器件上,VDRV 置为低电平并保持低电平,直到 EN 置为低电平,然后置为高电平,并且恢复计时器到期。
假设 VVDDP ≥ VDDP_UVLO 阈值,并且器件在稳态条件下完全通电。
L:VCE < VIT_-(CE),H:VCE ≥ VIT_+(CE)
L:VFLTn_CMP < VREF,H:VFLTn_CMP ≥ VREF
L:VALMn_CMP < VREF,H:VALMn_CMP ≥ VREF
高阻态:开漏输出被禁用,L:开漏输出被启用。