ZHCSOG3 September 2024 TRF1305B1
ADVMIX
TA = 25℃,VS+ = 5V,VS– = 0V,浮动 VOCM、PD 和 MODE 引脚,VICM = 1/2 Vs,D2D 交流耦合输入/输出配置,ZS = 100Ω,ZL = 100Ω,外部输入电阻器网络(请参阅图 8-3),输入剥离至 RIN_SER,输出剥离至器件引脚,显示了环境温度,电阻器网络包含在 DUT 特性图中(除非另有说明)
具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm |
具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm |
具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm |
PO = –5dBm/子载波,2MHz 子载波间隔 |
PO = 1dBm/子载波,2MHz 子载波间隔 |
在 (2f1 – f2) 频率下,其中 f1 < f2, |
PO = 1dBm/子载波,2MHz 子载波间隔 |
在 (2f2 – f1) 频率下,其中 f1 < f2, |
PO = 1dBm/子载波,2MHz 子载波间隔 |
所示为每个子载波的 PO,2MHz 子载波间隔, |
PO = 1dBm/子载波,2MHz 子载波间隔 |
S2D,具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm, |
剥离至 INP 和 OUTP/OUTM 引脚 |
S2D,PO = –5dBm/子载波,2MHz 子载波间隔, |
剥离至 INP 和 OUTP/OUTM 引脚 |
S2D,剥离至 INP 和 OUTP/OUTM 引脚 |
VS+ = 2.5V,VS– = -2.5V |
具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm |
具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm |
具有 50Ω 源阻抗时每个输入引脚上的 PIN = –20dBm |
PO = –5dBm/子载波,2MHz 子载波间隔 |
PO = 1dBm/子载波,2MHz 子载波间隔 |
在 (2f1 – f2) 频率下,其中 f1 < f2, |
PO = 1dBm/子载波,2MHz 子载波间隔 |
在 (2f2 – f1) 频率下,其中 f1 < f2, |
PO = 1dBm/子载波,2MHz 子载波间隔 |
所示为每个子载波的 PO,2MHz 子载波间隔, |
PO = –5dBm/子载波,2MHz 子载波间隔 |
S2D,剥离至 INP 和 OUTP/OUTM 引脚 |
S2D,PO = 1dBm/子载波,2MHz 子载波间隔, |
剥离至 INP 和 OUTP/OUTM 引脚 |
S2D,剥离至 INP 和 OUTP/OUTM 引脚 |
S2D,剥离至 INP 和 OUTP/OUTM 引脚 |