ZHCSP91 September   2024 TUSB1064-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 USB 3.2
      2. 7.3.2 DisplayPort
      3. 7.3.3 四电平输入
      4. 7.3.4 接收器线性均衡
    4. 7.4 器件功能模式
      1. 7.4.1 GPIO 模式下的器件配置
      2. 7.4.2 I2C 模式中的器件配置
      3. 7.4.3 DisplayPort 模式
      4. 7.4.4 线性 EQ 配置
      5. 7.4.5 USB3 模式
      6. 7.4.6 运行时序 — 上电
    5. 7.5 编程
      1. 7.5.1 TUSB1064-Q1 I2C 目标行为
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 ESD 保护
        2. 8.2.2.2 DisplayPort UFP_D 引脚分配 E 支持
      3. 8.2.3 应用曲线
    3. 8.3 系统示例
      1. 8.3.1 仅 USB 3.1
      2. 8.3.2 USB 3.1 和 2 通道 DisplayPort
      3. 8.3.3 仅 DisplayPort
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 寄存器映射
    1. 9.1 通用寄存器(地址 = 0x0A)[复位 = 00000001]
    2. 9.2 DisplayPort 控制/状态寄存器(地址= 0x10)[复位= 00000000]
    3. 9.3 DisplayPort 控制/状态寄存器(地址= 0x11)[复位= 00000000]
    4. 9.4 DisplayPort 控制/状态寄存器(地址= 0x12)[复位= 00000000]
    5. 9.5 DisplayPort 控制/状态寄存器(地址= 0x13)[复位= 00000000]
    6. 9.6 USB3.1 控制/状态寄存器(地址 = 0x20)[复位 = 00000000]
    7. 9.7 USB3.1 控制/状态寄存器(地址 = 0x21)[复位 = 00000000]
    8. 9.8 USB3.1 控制/状态寄存器(地址 = 0x22)[复位 = 00000000]
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

开关特性

在自然通风条件下的工作温度范围内测得(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
AUXp/n 和 SBU1/2
TAUX_PD 开关传播延迟 CTL1 = H 1400 ps
TAUX_SW_OFF 导通时间 CTL1 = H 至 L 7500 ns
TAUX_SW_ON 关闭时间 CTL1 = L 至 H 3000 ns
TAUX_INTRA 对内输出偏斜 CTL1 = H 400 ps
USB 和 DisplayPort 模式切换要求(GPIO 模式)
TGP_USB_4DP 从仅 USB 3.1 模式切换到 4 通道 DisplayPort 模式时或反之亦然,CTL0 和 CTL1 的最小重叠 4 µs
THPDIN_DEBOUNCE 从 H 切换到 L 时的 HPDIN 去抖时间 小于最小值将被器件忽略 1.5 4 ms
I2C(SDA 和 SCL)
fSCL I2C 时钟频率 1 MHz
tBUF 启动条件和停止条件之间的总线空闲时间 0.5 µs
tHDSTA 重复启动条件后的保持时间。在这段时间后,第一个时钟脉冲被生成 0.26 µs
tLOW I2C 时钟的低电平周期 0.5 µs
tHIGH I2C 时钟的高电平周期 0.26 µs
tSUSTA 重复 START 条件的建立时间 0.26 µs
tHDDAT 数据保持时间 0.004 µs
tSUDAT 数据建立时间 50 ns
tR SDA 和 SCL 信号的上升时间 120 ns
tF SDA 的器件输出下降时间 30pF 负载 0.7 5 ns
tSUSTO 停止条件的建立时间 0.26 µs
Cb 每个总线的容性负载 100 pF