ZHCSRY7A December   2023  – April 2024 TXV0106

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  开关特性,VCCA = 1.2V ± 0.06V
    7. 5.7  开关特性,VCCA = 1.8V ± 0.15V
    8. 5.8  开关特性,VCCA = 2.5V ± 0.2V
    9. 5.9  开关特性,VCCA = 3.3V ± 0.3V
    10. 5.10 典型特性
  7. 参数测量信息
    1. 6.1 负载电路和电压波形
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡型高驱动 CMOS 推挽式输出
      2. 7.3.2 局部断电 (Ioff)
      3. 7.3.3 VCC 隔离和 VCC 断开 (Ioff-float)
      4. 7.3.4 过压容限输入
      5. 7.3.5 负钳位二极管
      6. 7.3.6 完全可配置的双轨设计
      7. 7.3.7 支持高速转换
      8. 7.3.8 集成阻尼电阻器和阻抗匹配
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 系统示例
      1. 8.3.1 借助 TXV0106 解决电源时序难题
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • BQB|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

借助 TXV0106 解决电源时序难题

TXV0106 不仅解决了接口之间的电压不匹配问题,还解决了电源时序方面的难题。在一些以太网应用中,您可能有一个带以太网交换机的多核 RGMII 系统,如图 8-3 所示。在其他应用中,您可能具有一个带有一个 MAC 和 PHY 的标准以太网接口。在任何一种情况下,都必须正确为每个器件加电。这将防止 I/O 引脚在内核块之前上电,从而在上电或总线争用和其他故障期间导致浪涌电流。

GUID-20231130-SS0I-2VH0-PMVR-F3QJTGXTPHWS-low.svg图 8-3 多核 RGMII 通信

低压降 (LDO) 器件是为器件加电的常用方法,但它们不提供任何电源时序功能。如图 8-4 所示,在将 1.8V 电压施加到 MAC 之前,需要先出现 LDO 的输入。这将导致 PHY 上电,从而导致浪涌电流流入 MAC I/O 引脚。

GUID-20231130-SS0I-R43D-C9WJ-TPR5PHH73LH4-low.svg图 8-4 PHY 上电后流入 MAC I/O 引脚的残余电流

TXV0106 支持 Ioff-float 功能,可防止由电源时序不当产生的浪涌电流。当任一电源引脚处于 0V 或低于 100mV 时,I/O 引脚变为高阻抗,直到两个引脚都高于 100mV。高阻抗状态将防止任何浪涌电流流向另一侧。

GUID-20231130-SS0I-9QWM-VHD8-GHQDX1BBDPMV-low.svg图 8-5 使用 TXV0106 进行电源隔离

有关 TXV0106 和电源隔离用例的更多信息,请参阅解决以太网 RGMII 通信的电源时序难题 应用手册