5kVRMS、隔离式直流/直流模块" />
ZHCSRQ5B february 2023 – june 2023 UCC14141-Q1
PRODUCTION DATA
COM-VEE 输出将 VDD-VEE 输出作为其输入,并产生稳定的输出电压。尽管工作原理并不完全相同,但它可被视为 VDD-VEE 的 LDO 输出。由于其输入电压为 VDD-VEE,来自 COM-VEE 的最大输出电压是 VDD 和 VEE 之间的电压。
COM-VEE 输出稳压器级使用与外部限流电阻器 (RLIM) 串联的内部高侧或低侧 FET 对 COM-VEE 输出电压进行充电或放电。迟滞控制用于控制两个 FET 的开关实例,可实现精确调节的 COM-VEE 电压。如图 8-2 所示,COM-VEE 输出电压通过 FBVEE 引脚上的分压器 RFBVEE_TOP 和 RFBVEE_BOT 进行检测。TI 建议在 FBVEE 引脚上使用一个 330pF 电容器来滤除开关频率噪声。当 FBVEE 上的电压低于充电阈值(比 VFBVEE_REF 低 20mV)时,充电电阻器保持导通状态,放电电阻器保持关断状态。COM-VEE 输出电压会上升。当 FBVEE 电压达到停止充电阈值(比 VFBVEE_REF 高 20mV)后,充电电阻器将关断。输出电压会停止上升。当充电电阻器关断时,放电电阻器由另一个迟滞控制器根据 FBVEE 引脚电压、基准电压 VFBVEE_REF 和 20mV 的迟滞进行控制。
COM-VEE 输出稳压器级将防止在 COM-VEE 短路期间使高侧 FET 长时间保持导通。该保护功能通过监控 RLIM 引脚电压和控制高侧 FET 占空比来实现。当 COM 引脚电压低于 0.645V,而 FBVEE 电压低于 2.48V 时,高侧 FET 约 20% 的占空比控制会覆盖 COM-VEE 稳压器的迟滞控制,每个占空比中的典型导通时间和关断时间分别为 tRLIM_SHORT_CHRG_ ON_TIME 和 tRLIM_SHORT_CHRG_ OFF_TIME。当 COM 引脚电压高于 VRLIM_SHORT_CHRG_CMP_RISE 时,占空比控制将被禁用,迟滞控制将恢复正常运行。