ZHCSKP2A March 2020 – August 2024 UCC21320-Q1
PRODUCTION DATA
UCC21320-Q1 的输入引脚(INA、INB 和 DIS)基于兼容 TTL 和 CMOS 的输入阈值逻辑,该逻辑与 VDD 电源完全隔离。UCC21320-Q1 具有典型值为 1.8V 的高电平阈值 (VINAH) 和典型值为 1V 的低电平阈值,并且随温度变化很小(请参阅图 5-20 和图 5-21),因此可以使用逻辑电平控制信号(例如来自 3.3V 微控制器)轻松地驱动输入引脚。由于具有 0.8V 的宽迟滞 (VINA_HYS),器件具有出色的抗噪性能并且运行稳定。如果任何输入保持开路,内部下拉电阻器会强制将对应引脚置于低电平。此类电阻器通常为 200kΩ(请参阅节 7.2)。但是,如果不使用输入,仍建议将其接地。
由于 UCC21320-Q1 的输入侧与输出驱动器隔离,因此输入信号振幅可以大于或小于 VDD,前提是其不超过建议的限值。这样,在与控制信号源集成时,灵活性更高,并允许用户为所选择的栅极选择最有效的 VDD。也就是说,施加于 INA 或 INB 的任何信号的振幅绝不能超过 VCCI 的电压。