ZHCSKZ7D June 2020 – August 2024 UCC21540-Q1
PRODUCTION DATA
UCC21540-Q1 针对两路输出 VDD 和 VSS 引脚之间的每个电源电压提供内部欠压锁定 (UVLO) 保护功能。当 VDD 偏置电压在器件启动后低于 VVDD_ON 或在启动后低于 VVDD_OFF 时,无论输入引脚的状态如何,VDD UVLO 功能都会将相应通道输出保持为低电平。VDDx UVLO 功能会在通道 A 和通道 B 之间独立工作,允许需要低侧输出的自举系统在高侧偏置前能够进行充电。
当驱动器的输出级处于未偏置或 UVLO 状态时,驱动器输出通过限制驱动器输出上电压上升的有源钳位电路保持低电平(如图 8-1 所示)。在这种情况下,上部 PMOS 被 RHi-Z 阻断,而下部 NMOS 栅极通过 RCLAMP 连接到驱动器输出端。在该配置下,输出被有效地钳位至下部 NMOS 器件的阈值电压,不管是否存在偏置电源,该阈值电压通常约为 1.6V。
VDD UVLO 保护还具有迟滞功能 (VVDD_HYS)。当电源存在接地噪声时,该迟滞可防止抖动。得益于此,该器件还可以接受偏置电压小幅下降,这种情况常见于器件开始开关和工作电流消耗突然增加时。
UCC21540-Q1 的输入端还具有内部欠压锁定 (UVLO) 保护功能。除非电源电压 VCCI 在启动时超过 VVCCI_ON,否则输入不会影响输出。当电源电压 VCCI 在启动后降至 VVCCI_OFF 以下时,输出会保持低电平,并且无法响应输入。与用于 VDD 的 UVLO 相似,这里存在迟滞 (VVCCI_HYS) 以确保稳定运行。
条件 | 输入 | 输出 | ||
---|---|---|---|---|
INA | INB | OUTA | OUTB | |
器件启动期间 VCCI-GND < VVCCI_ON | H | L | L | L |
器件启动期间 VCCI-GND < VVCCI_ON | L | H | L | L |
器件启动期间 VCCI-GND < VVCCI_ON | H | H | L | L |
器件启动期间 VCCI-GND < VVCCI_ON | L | L | L | L |
器件启动后 VCCI-GND < VVCCI_OFF | H | L | L | L |
器件启动后 VCCI-GND < VVCCI_OFF | L | H | L | L |
器件启动后 VCCI-GND < VVCCI_OFF | H | H | L | L |
器件启动后 VCCI-GND < VVCCI_OFF | L | L | L | L |
条件 | INA | INB | OUTA | OUTB |
---|---|---|---|---|
输入 | 输出 | |||
器件启动期间 VDD-VSS < VVDD_ON | H | L | L | L |
器件启动期间 VDD-VSS < VVDD_ON | L | H | L | L |
器件启动期间 VDD-VSS < VVDD_ON | H | H | L | L |
器件启动期间 VDD-VSS < VVDD_ON | L | L | L | L |
器件启动后 VDD-VSS < VVDD_OFF | H | L | L | L |
器件启动后 VDD-VSS < VVDD_OFF | L | H | L | L |
器件启动后 VDD-VSS < VVDD_OFF | H | H | L | L |
器件启动后 VDD-VSS < VVDD_OFF | L | L | L | L |