ZHCSWM2 June   2024 UCC27524

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 说明(续)
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议的工作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 时序图
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 工作电源电流
      2. 7.3.2 输入级
      3. 7.3.3 使能功能
      4. 7.3.4 输出级
      5. 7.3.5 低传播延迟和紧密匹配的输出
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 VDD 和欠压锁定
        2. 8.2.2.2 驱动电流和功率损耗
      3. 8.2.3 应用曲线
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
    3. 10.3 散热注意事项
  12. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 第三方米6体育平台手机版_好二三四免责声明
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • D|8
  • P|8
  • DGN|8
  • DSD|8
散热焊盘机械数据 (封装 | 引脚)
订购信息

低传播延迟和紧密匹配的输出

UCC27524 驱动器器件的输入和输出之间具有非常小的传播延迟,仅为 17ns(典型值),在高频开关应用中可实现超低脉宽失真。例如,在同步整流器应用中,当使用单个驱动器器件来驱动 SR MOSFET 时,SR MOSFET 的失真非常低。此外,驱动器器件在两个通道之间还具有非常精确的 1ns(典型值)内部传播延迟匹配,这对于需要双栅极驱动的关键时序应用非常有利。例如,在 PFC 应用中,可以使用每个输出通道独立驱动一对并联 MOSFET,两个通道的输入均由 PFC 控制器的通用控制信号驱动。在这种情况下,1ns 延迟匹配可确保同时驱动并联 MOSFET,从而更大限度地减小导通和关断延迟差异。两个通道之间紧密匹配的另一个好处是,两个通道可以连接在一起,从而有效地将驱动电流能力提高一倍。也就是说,可将 INA 和 INB 输入连接在一起,将 OUTA 和 OUTB 输出连接在一起,从而将 A 和 B 通道组合成一个驱动器;然后,可通过单个信号控制并联的功率器件。

直接将 OUTA 和 OUTB 引脚连接在一起时务必要小心,因为在导通或关断期间,两个通道之间的任何延迟均可能会导致击穿电流传导,如图 7-2 所示。虽然这两个通道本身就非常匹配(2ns 最大传播延迟),但请注意,两个通道之间的输入阈值电压电平可能存在差异,这会导致两个输出之间出现延迟,这在采用慢速 dV/dt 输入信号时尤其明显。每当使用 OUTA 和 OUTB 以及 INA 和 INB 之间的直接连接并联两个驱动器通道时,建议遵循以下指导原则:

  • 在 INA 和 INB 引脚上使用速度极快的 dv/dt 输入信号(20V/µs 或更高),以将输入阈值差异造成通道间延迟的影响降至极低。
  • INA 和 INB 连接必须尽可能靠近器件引脚。

如有可能,安全做法是在设计中添加一个选项,使栅极电阻与 OUTA 和 OUTB 串联。这样就可以选择使用 0Ω 电阻直接并联输出,或在必要时添加适当的串联电阻来限制击穿电流。

UCC27524 慢速输入信号会在并联期间导致通道间出现击穿(建议 dv/dt 为 20V/ms 或更高)图 7-2 慢速输入信号会在并联期间导致通道间出现击穿(建议 dv/dt 为 20V/ms 或更高)