ZHCSUV2 April   2024 UCC27614-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 VDD 欠压锁定
      2. 6.3.2 输入级
      3. 6.3.3 使能功能
      4. 6.3.4 输出级
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 驱动 MOSFET/IGBT/SiC MOSFET
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 输入到输出配置
          2. 7.2.1.2.2 输入阈值类型
          3. 7.2.1.2.3 VDD 偏置电源电压
          4. 7.2.1.2.4 峰值拉电流和灌电流
          5. 7.2.1.2.5 启用和禁用功能
          6. 7.2.1.2.6 传播延迟和最小输入脉宽
          7. 7.2.1.2.7 功率耗散
        3. 7.2.1.3 应用曲线
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
    3. 9.3 散热注意事项
  11. 10器件和文档支持
    1. 10.1 第三方米6体育平台手机版_好二三四免责声明
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

VDD 欠压锁定

UCC27614-Q1 器件提供 4V 的欠压锁定阈值。该器件的迟滞范围有助于避免因偏置电源上存在噪声而导致任何抖动。对于 4V UVLO 器件,预计的典型 UVLO 迟滞为 0.3V。UVLO 功能不会导致显著的驱动器输出导通延迟,预计的 UVLO 延迟为 5μs。UVLO 关断延迟也被尽可能地减小。UVLO 延迟旨在尽可能地减少因 VDD 上可能出现的超快瞬变而可能发生的抖动。当偏置电源低于 UVLO 阈值时,无论输入引脚和使能引脚的状态如何,输出都保持低电平有效。该器件在 VDD 引脚上接受宽范围的压摆率,并且迟滞范围内的 VDD 噪声不会影响驱动器的输出状态(导通或关断均不会)。

UCC27614-Q1 上电图 6-3 上电