ZHCSR78I July   2000  – June 2024 UCC28C40 , UCC28C41 , UCC28C42 , UCC28C43 , UCC28C44 , UCC28C45 , UCC38C40 , UCC38C41 , UCC38C42 , UCC38C43 , UCC38C44 , UCC38C45

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议工作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  详细引脚说明
        1. 7.3.1.1 COMP
        2. 7.3.1.2 FB
        3. 7.3.1.3 CS
        4. 7.3.1.4 RT/CT
        5. 7.3.1.5 GND
        6. 7.3.1.6 OUT
        7. 7.3.1.7 VDD
        8. 7.3.1.8 VREF
      2. 7.3.2  欠压锁定
      3. 7.3.3  ±1% 内部基准电压
      4. 7.3.4  电流检测和过流限制
      5. 7.3.5  减少放电电流变化
      6. 7.3.6  振荡器同步
      7. 7.3.7  软启动时序
      8. 7.3.8  启用和禁用
      9. 7.3.9  斜率补偿
      10. 7.3.10 电压模式
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行
      2. 7.4.2 UVLO 模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1  输入大容量电容器和最小体电压
        2. 8.2.2.2  变压器匝数比和最大占空比
        3. 8.2.2.3  变压器电感和峰值电流
        4. 8.2.2.4  输出电容器
        5. 8.2.2.5  电流检测网络
        6. 8.2.2.6  栅极驱动电阻器
        7. 8.2.2.7  VREF 电容器
        8. 8.2.2.8  RT/CT
        9. 8.2.2.9  启动电路
        10. 8.2.2.10 电压反馈补偿
          1. 8.2.2.10.1 功率级极点和零点
          2. 8.2.2.10.2 斜率补偿
          3. 8.2.2.10.3 开环增益
          4. 8.2.2.10.4 补偿环路
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 注意事项
        2. 8.4.1.2 反馈走线
        3. 8.4.1.3 旁路电容器
        4. 8.4.1.4 补偿器件
        5. 8.4.1.5 迹线和接地平面
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方米6体育平台手机版_好二三四免责声明
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • D|8
  • P|8
  • DGK|8
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

UCC28C40 UCC28C41 UCC28C42 UCC28C43 UCC28C44 UCC28C45 UCC38C40 UCC38C41 UCC38C42 UCC38C43 UCC38C44 UCC38C45 D 封装 8 引脚 SOIC(顶视图)图 5-1 D 封装 8 引脚 SOIC(顶视图)
UCC28C40 UCC28C41 UCC28C42 UCC28C43 UCC28C44 UCC28C45 UCC38C40 UCC38C41 UCC38C42 UCC38C43 UCC38C44 UCC38C45 DGK 封装,8 引脚 VSSOP(顶视图)图 5-2 DGK 封装,8 引脚 VSSOP(顶视图)
表 5-1 引脚功能
引脚类型(1)说明
名称编号
COMP1O该引脚提供误差放大器的输出,以用于进行补偿。此外,COMP 引脚通常用作控制端口,方法是利用次级侧误差放大器通过光隔离器跨次级/初级隔离边界发送误差信号。误差放大器内部有电流限制,因此,用户可以通过外部将 COMP 强制为 GND 来指定零占空比。
CS3I初级侧电流检测引脚。电流检测引脚是 PWM 比较器的同相输入端。连接到电流检测电阻器。该信号与和误差放大器输出电压成比例的信号进行比较。PWM 使用该信号终止 OUT 开关导通。电压斜坡可施加于该引脚,以通过电压模式控制配置运行器件。
FB2I该引脚是误差放大器的反相输入端。FB 用于控制电源转换器电压反馈环路以实现稳定性。误差放大器的同相输入在内部修整为 2.5V±1%。
GND5输出驱动器级和逻辑电平控制器部分的接地回路引脚。
OUT6O片上驱动级的输出。OUT 用于直接驱动 MOSFET。UCCx8C40、UCCx8C42 和 UCCx8C43 中的 OUT 引脚频率与振荡器相同,并且可以在接近 100% 的占空比下运行。在 UCCx8C41、UCCx8C44 和 UCCx8C45 中,由于内部的 T 触发器,OUT 的频率是振荡器频率的一半。这将最大占空比限制为 < 50%。峰值电流高达 1A,由该引脚提供和灌入。当 VDD 低于导通阈值时,OUT 主动保持低电平。
RT/CT4I/O固定频率振荡器设定点。从该引脚将计时电阻器 (RRT) 连接到 VREF 并将计时电容器 (CCT) 连接到 GND,以设置开关频率。为了获得最佳性能,保持计时电容器引线尽可能短且直接连接到器件 GND。如果可能,为计时电容器和所有其他功能使用单独的接地走线。UCCx8C40、UCCx8C42 和 UCCx8C43 栅极驱动的开关频率 (f‌SW‌) 等于 fOSCUCCx8C41、UCCx8C44 和 UCCx8C45 的开关频率等于 fOSC 的一半。
VDD7I为器件供电的模拟控制器偏置输入。总 VDD 电流是静态 VDD 电流和平均 OUT(输出)电流的总和。该引脚上需要一个旁路电容器,通常为 0.1µF,直接连接到 GND,并具有最小的布线长度。VDD 上还需要附加电容,该电容要比设计中所用主开关 FET 的栅极电容至少大 10 倍
VREF8O5V 基准电压。VREF 用于通过计时电阻器向振荡器计时电容器提供充电电流。通过尽可能靠近引脚连接的陶瓷电容器将 VREF 旁路至 GND,这点对于基准稳定性来说非常重要。要求陶瓷电容器的最小值为 0.1µF。VREF 上的外部负载需要额外的 VREF 旁路。
I = 输入,O = 输出,G = 接地