ZHCSPH5C June 2022 – March 2023 UCC28C50 , UCC28C51 , UCC28C52 , UCC28C53 , UCC28C54 , UCC28C55 , UCC28C56H , UCC28C56L , UCC28C57H , UCC28C57L , UCC28C58 , UCC28C59 , UCC38C50 , UCC38C51 , UCC38C52 , UCC38C53 , UCC38C54 , UCC38C55
PRODUCTION DATA
在系统启动期间,VDD 电压从 0V 开始升高。在 VDD 电压达到其相应的导通阈值之前,IC 在 UVLO 模式下工作。在 UVLO 模式下工作期间,不会生成 VREF 引脚电压。当 VDD 高于 1V 且低于导通阈值时,VREF 引脚被主动拉至低电平。这样一来,VREF 可以用作逻辑信号以指示 UVLO 模式。如果到 VDD 的偏置电压降至 UVLO 关断阈值以下,PWM 开关停止,且 VREF 返回 0V。通过向 VDD 引脚施加大于 UVLO 导通阈值的电压,可以重新启动器件。