SPRUJE4A August   2024  – November 2024 F29H850TU , F29H859TU-Q1

 

  1.   1
  2.   Description
  3.   Get Started
  4.   Features
  5.   5
  6. 1Evaluation Module Overview
    1. 1.1 Introduction
    2. 1.2 Kit Contents
    3. 1.3 Specification
    4. 1.4 Device Information
  7. 2Hardware
    1. 2.1  Quick Start Setup
      1. 2.1.1 Configuration 1: Stand-alone Configuration
      2. 2.1.2 Configuration 2: C2000 controlCARD Backward Compatibility Configuration
      3. 2.1.3 Configuration 3: Baseboard Configuration
    2. 2.2  Design Details
      1. 2.2.1 Power Tree
      2. 2.2.2 Clocking
      3. 2.2.3 Reset
      4. 2.2.4 Board ID EEPROM
    3. 2.3  Power Requirements
    4. 2.4  Configuration Options
      1. 2.4.1 Boot Mode Selection
      2. 2.4.2 ADC Voltage Reference Selection
      3. 2.4.3 MCAN-A Boot Support
      4. 2.4.4 FSI DLT Support
      5. 2.4.5 EtherCAT PHY Clock Selection
    5. 2.5  Header Information
      1. 2.5.1 Baseboard Headers (J1, J2, J3)
      2. 2.5.2 XDS Debug Header (J4)
      3. 2.5.3 DLT Header (J5)
    6. 2.6  Push Buttons
    7. 2.7  User LEDs
    8. 2.8  Debug Information
    9. 2.9  Test Points
    10. 2.10 Best Practices
  8. 3Software
    1. 3.1 Software Description
    2. 3.2 Software Installation
    3. 3.3 Software Development
    4. 3.4 Developing an Application
  9. 4Hardware Design Files
    1. 4.1 Schematics
    2. 4.2 PCB Layouts
    3. 4.3 Bill of Materials (BOM)
  10. 5Additional Information
    1. 5.1 Known Hardware or Software Issues
      1. 5.1.1 EVM Usage Notes
      2. 5.1.2 MCU144E1 Known Hardware Issues
    2. 5.2 Trademarks
  11. 6References
  12. 7Revision History

DLT Header (J5)

The debugging, log, and trace header (J5) provides alternate debug access to the F29H85X-SOM-EVM. A debugging tool compatible with the MIPI-60 emulation and trace header standard is required to use this feature. Table 2-11 provides a pinout of the J5 header.

J5 header information:

  • Part number: QSH-030-01-L-D-A
  • Manufacturer: Samtec
  • Maximum insertion cycles: 500
Attention:

A resistor modification is required to enable FSI pin connection to the DLT header. See Section 2.4.4 for more information.

Table 2-11 DLT Header (J5) Pinout

EVM Connection

Function

Pin

Pin

Function

EVM Connection

3V3_OUT via 100-ohm resistor

VREF_DEBUG

1

31

TRC_DATA[0][7]

TMS

TMS/TMSC

2

32

TRC_DATA[0][27] or TRC_DATA[1][7]

TCK

TCK

3

33

TRC_DATA[0][8]

GPIO223

TDO/EXTA

4

34

TRC_DATA[0][28] or TRC_DATA[1][8]

GPIO222

TDI/EXTB

5

35

TRC_DATA[0][9]

XRSn

nRESET

6

36

TRC_DATA[0][29] or TRC_DATA[1][9]

TCK

RTCK/EXTC

7

37

TRC_DATA[0][10] or TRC_DATA[3][0]

nTRST_PD

8

38

TRC_DATA[0][30] or TRC_DATA[1][10] or TRC_DATA[2][0]

GPIO16 (FSIRX_CLK)

nTRST/EXTD

9

39

TRC_DATA[0][11] or TRC_DATA[3][1]

EXTE/TRIGIN

10

40

TRC_DATA[0][31] or TRC_DATA[1][11] or TRC_DATA[2][1]

GPIO76 (FSIRX_D0)

EXTF/TRIGOUT

11

41

TRC_DATA[0][12] or TRC_DATA[3][2]

3V3_OUT via 100-ohm resistor

VREF_TRACE

12

42

TRC_DATA[0][32] or TRC_DATA[1][12] or TRC_DATA[2][2]

GPIO8 (FSITX0_CLK)

TRC_CLK[0]

13

43

TRC_DATA[0][13] or TRC_DATA[3][3]

TRC_CLK[1]

14

44

TRC_DATA[0][33] or TRC_DATA[1][13] or TRC_DATA[2][3]

GPIO6 (FSITX0_D0)

GND via 0- ohm resistor

Target Presence Detect

15

45

TRC_DATA[0][14] or TRC_DATA[3][4]

GND

GND

16

46

TRC_DATA[0][34] or TRC_DATA[1][14] or TRC_DATA[2][4]

GPIO7 (FSITX0_D1)

TRC_DATA[0][0]

17

47

TRC_DATA[0][15] or TRC_DATA[3][5]

TRC_DATA[1][0] or TRC_DATA[0][20]

18

48

TRC_DATA[0][35] or TRC_DATA[1][15] or TRC_DATA[2][5]

TRC_DATA[0][1]

19

49

TRC_DATA[0][16] or TRC_DATA[3][6]

TRC_DATA[1][1] or TRC_DATA[0][21]

20

50

TRC_DATA[0][36] or TRC_DATA[1][16] or TRC_DATA[2][6]

TRC_DATA[0][2]

21

51

TRC_DATA[0][17] or TRC_DATA[3][7]

TRC_DATA[1][2] or TRC_DATA[0][22

22

52

TRC_DATA[0][37] or TRC_DATA[1][17] or TRC_DATA[2][7]

GPIO51 (FSITX1_CLK)

TRC_DATA[0][3]

23

53

TRC_DATA[0][18] or TRC_DATA[3][8]

TRC_DATA[1][3] or TRC_DATA[0][23]

24

54

TRC_DATA[0][38] or TRC_DATA[1][18] or TRC_DATA[2][8]

GPIO49 (FSITX1_D0)

TRC_DATA[0][4]

25

55

TRC_DATA[0][19] or TRC_DATA[3][9]

TRC_DATA[1][4] or TRC_DATA[0][24]

26

56

TRC_DATA[0][39] or TRC_DATA[1][19] or TRC_DATA[2][9]

GPIO50 (FSITX1_D1)

TRC_DATA[0][5]

27

57

GND

GND

TRC_DATA[1][5] or TRC_DATA[0][25]

28

58

GND

GND

TRC_DATA[0][6]

29

59

TRC_CLK[3]

TRC_DATA[1][6] or TRC_DATA[0][26]

30

60

TRC_CLK[2]