ZHCAAL0B April 2019 – August 2021 AFE7769 , AFE7799
DPD 估算和调整可能会与 TX QMC 和 LO 泄漏收敛同时进行。系统工程师应在 QMC 和 LO 泄漏校正的初步收敛阶段留出专门的时间窗口,通常约为 50ms。在这个专门的时间窗口中,DPD 调整应保持冻结。类似地,TI 建议在初步 DPD 收敛期间,冻结 TX QMC 和 LO 泄漏估算。初步 DPD 收敛完成后,TX QMC 和 LO 泄漏校正就能以更快的速度更新。这也被称为自主 TXQMC 阶段,通常需要约 10ms 来完成。
DPD 环路时间在很大程度上取决于 DPD 算法估算。假设 DPD 调整所需的时间在 100ms 范围内可实现较好的线性性能,使 TX QMC 和 LO 泄漏可与 DPD 调整时间窗口保持一致的 TX-FB 连接时间段如图 8-1 所示。这样可避免为 QMC 和 LO 泄漏跟踪校准分配专门的时间窗口。
AFE77xx 还支持 DPD 调整和 QMC/LO 跟踪分别在专门的时间窗口中完成的模式。这更适合需要针对特定 TX 路径定期进行多次校准的系统(即 DPD 调整、输出功率观测、反射功率观测等),以便跟踪时间和温度的改变。假设为特定 TX 链所需的所有校准定期分配 200ms 的时间窗口,系统工程师可保留 30ms 的专门时间窗口,在 200ms 的时间窗口内维持 TX-FB 对连接,以启用 QMC 的 LO 泄漏来跟踪时间和温度变化。但要在 TXQMC 初步收敛阶段和跟踪阶段之间保留统一的校准方案,TI 建议在 200ms 的时间窗口中,为 QMC 和 LO 泄漏跟踪保留至少 50ms 的 TX-FB 对专门连接时间,如图 8-2 所示。(3)
在 TX QMC 和 LO 泄漏跟踪期间,校正系数会定期更新。系数更新设计为无干扰进行。但如果应用需要,AFE7xx 还支持以下模式:QMC 和 LO 泄漏算法在后台持续估算系数,但只有在启用了额外的 GPIO 后才更新系数,如图 8-3 所示。这种基于额外的 GPIO 更新数据路径系数的模式被称为“主机触发的更新模式”。在主机触发的更新模式下,触发额外的 GPIO 后,四个 TX 通道的 TX QMC 和 LO 泄漏系数会在 200µs 后更新。