ZHCAAL0B April   2019  – August 2021 AFE7769 , AFE7799

 

  1.   商标
  2. 1术语
  3. 2DPD 简介
  4. 3DPD 的基本构建块
    1. 3.1 基本 DPD 系统构建块
    2. 3.2 DPD 环路分析
  5. 4利用 AFE77xx 实现 DPD 系统
    1.     8
    2. 4.1 AFE77xx 发送器路径概述
    3. 4.2 AFE77xx 反馈观测接收器路径概述
  6. 5AFE77xx 中 DPD 系统的概要实现方式
    1. 5.1 时域双工系统概述
    2. 5.2 训练序列生成
    3. 5.3 AFE77xx 中的特殊 TDD 功能
  7. 6TX/FB 的延迟
    1. 6.1 TX 链中的延迟块
    2. 6.2 TXLO 和 FBNCO 频率偏移
  8. 7反馈抗混叠滤波
  9. 8TX 正交调制器校正 (QMC) 交互
  10. 9修订历史记录

训练序列生成

在典型的通信协议中(例如 4G LTE TDD 系统),可利用一个被称为 Special Slot 的时段来发送 DPD 训练序列。如图 5-2 所示,DL 链可使用此时段来发送 DPD 所需的训练序列。然后 FB ADC 可捕获此训练序列,以执行系数估算。最后,DPD 环路可应用此系数来实现线性化。

GUID-DFB03EB3-087F-4C27-B8BE-C1DF8AA24787-low.gif图 5-2 使用 Special Slot 设置的 DPD 典型估算和校正阶段

在无线电系统中,同一 Special Slot 可用于其他用途,例如正向功率观测、反射功率观测和 DL 链中需要的其他各种估算。与 DPD 类似,其他观测流程也可定期执行。