ZHCAAP7A April 2020 – July 2021 DP83825I
图 2-1 是一个 Sitara MDIO/MII 架构示例。在图 2-1 中,MDIO 控制接口用于控制 Phy(例如:DP83825),而 MII 接口用作 CPU 与 Phy 之间的数据通道。
图 2-2 举例说明了 MII 可由其他以太网 Phy 规格(例如,RMII、RGMII、SGMII 等)取代。MDIO 控制接口可由 I2C/SPI 取代。
在使用 TI Sitara 平台匹配 TI Phy 的同时,我们将继续使用 MDIO。图 2-2 中的 EMAC 表示以太网 MAC 层。