ZHCABQ4B May 2022 – September 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1 , TPS65219 , TPS65219-Q1 , TPS65220
VSYS = 5V | 存储器:DDR4 | VDD_CORE = 0.85V
图 7-5 展示了 TPS6521907 型号在具有 5V 输入电源和 DDR4 存储器的系统中为 AM62x 处理器供电的原理图。该 PMIC NVM 与 TPS6521901 类似,但其支持 VDD_CORE = 0.85V,而不是 0.75V。来自前置稳压器的 5V 电压连接到参考系统的主输入电源 (VSYS),并连接到降压转换器的电源输入 (PVIN_Bx)。Buck1 用于为内核电源轨提供 0.85V 电压。Buck2 和 Buck3 分别为 3.3V VDDSHVx IO 和 DDR IO 供电。由于 Buck2(3.3V PMIC 电源轨)编程为在上电序列中首先斜升,可用作一些 LDO 的输入电源,从而最大限度地减少功耗。LDO1 配置为旁路,支持 SD 卡动态电压在 3.3V 和 1.8V 之间变化。LDO1 上的电压变化可由 I2C 触发,或将 VSEL_SD 引脚设为高电平 (LDO1=3.3V) 或低电平 (LDO1=1.8V) 来触发。LDO2 是一种可自由使用的资源,可用于为外设供电。LDO3 支持 1.8V 模拟域,LDO4 支持 2.5V VPP,用于 DDR4 存储器。此电源解决方案需要外部分立式降压稳压器来提供 1.8V VDDSHV IO 域。此外部分立式稳压器可使用 PMIC 的 GPO1 启用。TPS6521907 经过预编程,可在上电序列的第二个阶段启用 GPO1。外部分立式稳压器应具有有源放电功能,并且必须在 PMIC 开始为下一个阶段中的电源轨上电之前斜升并达到稳定的输出电压。其余的两个通用引脚(GPIO 和 GPO2)是可自由使用的数字资源,默认情况下被禁用,可在 PMIC 完成上电序列后通过 I2C 启用。