ZHCABX8A July 2021 – November 2022 TPS62800 , TPS62801 , TPS62802 , TPS62806 , TPS62807 , TPS62808 , TPS62864 , TPS62865 , TPS62866 , TPS62867 , TPS62868 , TPS62869 , TPSM82810 , TPSM82813 , TPSM82816 , TPSM82864A , TPSM82866A , TPSM82866C
如前文所述,VSET/VID 引脚用作启动引脚,可以正确设置器件的输出电压和 I2C 地址。在运行期间,该引脚可用于为输出电压选择 VOUT 寄存器(低电平 = VOUT 寄存器 1;高电平 = VOUT 寄存器 2)(请参阅 TPS62868x 具有 I2C 接口、采用 QFN 封装的 2.4V 至 5.5V 输入、4A/6A 同步降压转换器数据表和 TPS62864/6 具有 I2C 接口、采用 WCSP 封装的 2.4V 至 5.5V 输入、4A 和 6A 同步降压转换器数据表)。
如果设计人员希望将 VSET/VID 引脚设置为低电平,则可以采用标准配置,如图 3-1 所示:只需放置一个接地的电阻即可。在 t_startup_delay 期间,可以执行 R2D 转换而不产生额外寄生效应,而在运行期间会将引脚下拉至 GND。
相反,如果设计人员希望将 VSET/VID 引脚设置为高电平),则需要与电阻并联一个驱动电路以正确驱动输入。
推荐的解决方案是使用一个外部数字电路(例如 FPGA 或 MCU)在运行期间正确驱动引脚,如图 3-1 所示。
启动时,GPIO 应处于高阻抗状态:VSET/VID 引脚只能看到用于设置正确输出电压的电阻(加上 GPIO 寄生效应)。在启动阶段之后,设计人员可以根据改变 GPIO 状态的推荐操作来决定将引脚拉至高电平还是低电平(也可以在运行期间切换引脚极化以适应任何特定需求)。
设计人员只需确保 GPIO 寄生效应低于Topic Link Label2中指出的最大寄生效应。
例如,MSP430FR2000 数据表指定了 20nA 的高阻抗漏电流和 5pF 的输入电容,符合上述规格。
参数 | 测试条件 | VCC | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|---|
VIT+ | 正向输入阈值电压 | 2V | 0.90 | 1.50 | V | ||
3V | 1.35 | 2.25 | |||||
VIT- | 负向输入阈值电压 | 2V | 0.50 | 1.10 | V | ||
3V | 0.75 | 1.65 | |||||
Vhys | 输入电压滞后 (VIT+-VIT-) | 2V | 0.3 | 0.8 | V | ||
3V | 0.4 | 1.2 | |||||
RPull | 上拉或下拉电阻 | 对于上拉电阻:VIN = VSS 对于下拉电阻:VIN = VCC |
20 | 35 | 50 | kΩ | |
CI,dig | 输入电容,仅数字端口引脚 | VIN = VSS 或 VCC | 3 | pF | |||
CI,ana | 输入电容,共享模拟功能的端口引脚 | V输入 = VSS 或 VCC | 5 | pF | |||
Ilkg(Px.y) | 高阻抗泄漏电流 | 2V,3V | -20 | +20 | nA | ||
t(int) | 外部中断时序(设置中断标志的外部触发脉冲持续时间) | 具有中断功能的端口(请参见框图和引脚功能描述) | 2V,3V | 50 | ns |