ZHCABY9C July   2014  – November 2022 TPS62125

 

  1.   在反相降压/升压拓扑中使用 TPS62125
  2.   商标
  3. 1反相降压/升压拓扑
    1. 1.1 设计注意事项
    2. 1.2 概念
    3. 1.3 输出电流计算
    4. 1.4 VIN 和 VOUT 范围
  4. 2数字引脚配置
    1. 2.1 使能引脚
    2. 2.2 使能迟滞引脚
    3. 2.3 电源正常引脚
    4. 2.4 放电输出电压
  5. 3启动行为和开关节点注意事项
  6. 4外部组件选型
    1. 4.1 电感器选择
    2. 4.2 输入电容器选择
    3. 4.3 选择 L 和 COUT 以实现稳定性
  7. 5典型性能和波形
  8. 6结论
  9. 7参考文献
  10. 8修订历史记录

电源正常引脚

TPS62125 具有内置电源正常 (PG) 功能,可指示输出电压是否已达到适当水平。PG 引脚是开漏输出,需要使用一个上拉电阻器。因为 VOUT 在此配置中是 IC 接地,所以 PG 引脚以 VOUT 而非接地为基准,这意味着 TPS62125 在 PG 为低电平时将其拉至 VOUT

这种行为可能会导致难以读取 PG 引脚的状态,因为在某些应用中,检测 PG 引脚极性的 IC 可能无法承受负电压。图 2-4 所示的电平转换器电路通过消除 PG 引脚的负输出信号,减少了与失调 PG 引脚电压相关的任何麻烦。如果不需要 PG 引脚功能,则可以在没有此电路的情况下将其悬空或连接到 VOUT。请注意,为避免违反其绝对最大额定值,PG 引脚的驱动电压不应超过负输出电压(IC 接地)6 V 以上。

GUID-EF71B8AC-CBCB-4CDB-8A6A-EFA703127F94-low.gif图 2-4 PG 引脚电平转换器

在 TPS62125 内部,PG 引脚连接到 N 沟道 MOSFET (Q3)。通过将 PG 引脚连接到 Q1 的栅极,当 PG 引脚被拉低时,Q1 关闭而 Q2 开启,因为它的 VGS 看到 VCC。然后 SYS_PG 被拉至地。

当 Q3 关断时,Q1 的栅极被拉至地电位,将其导通。这会将 Q2 的栅极拉至地下,将其关闭。然后,SYS_PG 被上拉到 VCC 电压。请注意,对于连接到 SYS_PG 网络的电路,VCC 电压必须处于适当的逻辑电平。

图 2-5图 2-6 中说明了此 PG 引脚电平转换器序列。PG 信号激活 PG 引脚电平转换器电路,G/D 节点信号表示 Q1 和 Q2 之间的共享节点。该电路使用 5V 的 VCC 和双 NFET Si1902DL 进行了测试。SYS_PG 网络是电路的输出,在接地和 5V 之间,可由单独的器件轻松读取。当 IC 被禁用时,EN_hys 引脚被用来加速 VOUT 的恢复到 0V。

GUID-F0122C69-437E-455E-BF9E-6C2FC2AD74B2-low.gif图 2-5 启动时的 PG 引脚电平转换器
GUID-DB6966EB-24F1-4F65-8955-8D52FCFC4ACB-low.gif图 2-6 关断时的 PG 引脚电平转换器