ZHCABY9C July   2014  – November 2022 TPS62125

 

  1.   在反相降压/升压拓扑中使用 TPS62125
  2.   商标
  3. 1反相降压/升压拓扑
    1. 1.1 设计注意事项
    2. 1.2 概念
    3. 1.3 输出电流计算
    4. 1.4 VIN 和 VOUT 范围
  4. 2数字引脚配置
    1. 2.1 使能引脚
    2. 2.2 使能迟滞引脚
    3. 2.3 电源正常引脚
    4. 2.4 放电输出电压
  5. 3启动行为和开关节点注意事项
  6. 4外部组件选型
    1. 4.1 电感器选择
    2. 4.2 输入电容器选择
    3. 4.3 选择 L 和 COUT 以实现稳定性
  7. 5典型性能和波形
  8. 6结论
  9. 7参考文献
  10. 8修订历史记录

放电输出电压

如果在轻负载或无负载条件下禁用 TPS62125,则 PG 或 EN_hys 引脚可通过提供额外的放电路径将 VOUT 加速恢复到 0V。当 IC 通过 EN 引脚禁用时,PG 和 EN_hys 引脚通过内部 MOSFET 连接到器件接地 (VOUT)。在接地端和 PG 或 EN_hys 引脚之间放置一个电阻可创建接地放电路径。如果 EN_hys 引脚已用于调整使能阈值,请勿将此引脚用作放电路径。如果 PG 引脚已被使用,请勿将此引脚用作放电路径。

应调整所添加的电阻器的大小,以将流入 PG 或 EN_hys 引脚的电流限制在安全水平。PG 输出的内阻通常为 600Ω,最小值为 400Ω。流入 PG 引脚的最大灌电流为 10mA。为了将放电电流限制为允许流入 PG 引脚的最大灌电流,可使用以下公式来计算外部电阻器:

Equation6. R = (-VOUT/IPG_MAX) – RPG_MIN = (-VOUT/0.01A) – 400Ω

将 100Ω 电阻器用于 –5V 输出。图 2-7图 2-8 说明了 PG/EN_hys 引脚放电路径的用途 – 放电电路可使输出电压更快恢复到 0V。

GUID-9A37D801-F338-4B08-8E18-74799A535772-low.gif图 2-7 无负载关断和无 PG 引脚放电
GUID-578A01CF-8CEC-48EC-AA27-E970A456A1F6-low.gif图 2-8 无负载关断和 100 欧姆 PG 引脚放电