ZHCAC14 January   2023 DP83TC812R-Q1 , DP83TC812S-Q1

 

  1.   摘要
  2. 1引言
    1. 1.1 首字母缩写词
  3. 2TC10 测试设置
    1. 2.1 概述
    2. 2.2 唤醒至链接序列
  4. 3测量摘要
    1. 3.1 完整时序图
    2. 3.2 测量摘要
    3. 3.3 LP1 唤醒至链接时间
  5. 4时序测量
    1. 4.1 LP1 WAKE 至 INH (T1)
    2. 4.2 LP1 INH 至 WUP (T2)
    3. 4.3 WUP 至 PHY INH (T3)
    4. 4.4 PHY INH/降压 EN 至降压 nRESET (T4)
    5. 4.5 降压 nRESET/PMIC 使能至 MCU nReset (T5)
    6. 4.6 MCU nReset 至 MDIO 通信(T6 和 T7)
    7. 4.7 MDIO 主器件配置 + 链接(T8 和 T9)
  6. 5测量评估
    1. 5.1 关于优化可变 TC10 时间的建议
      1. 5.1.1 缩短 MCU 启动时间 (T6)
      2. 5.1.2 改进 MDIO 状态机 (T7)
      3. 5.1.3 优化 MDIO 时间表 (T8)
        1. 5.1.3.1 通过去除轮询来优化主器件配置
        2. 5.1.3.2 通过改进 MDC 来优化主器件配置
      4. 5.1.4 睡眠期间的 PHY 配置
      5. 5.1.5 其他可配置的值
    2. 5.2 替代 TC10 测试
  7. 6结论
  8. 7参考文献

唤醒至链接序列

LP1 WAKE 引脚变为高电平之前的组件和步骤尤为重要,因为这些组件和步骤决定了系统唤醒的速度以及建立以太网链路以开始通信的速度。总的来说,硬件对唤醒时间设定一个严格的限制。软件也会影响这一时间,但软件添加到唤醒序列的时间因软件优化而异。

唤醒至链接序列包括以下步骤:

  1. LP1 WAKE 引脚变为高电平,将 LP1 INH 引脚拉至高电平。
  2. LP1 将 WUP 发送到 LP2。
  3. LP2 PHY INH 引脚和降压转换器 (LM62460-Q1) 的第一级使能上升。
  4. 降压 nRESET 和 PMIC (LP8762-Q1) 使能上升。
  5. PMIC 的 nRSTOUT 和 AM273x-Q1 的 nRESET 上升。MCU 启动过程开始。
  6. MCU 管理数据输入/输出 (MDIO) 将 PHY 配置为主器件。PHY 开始其链路序列。
  7. 链接两个 PHY 后,两个板上的 LED0 均亮起。
图 2-1 系统唤醒序列

本测试中的两个 PHY 都作为从器件进行引导;但是,AM273x-Q1 将 LP2 的 PHY 配置为主器件,因此这些器件仅在 AM273x-Q1 已开启并准备好进行通信后才会进行链接。此操作旨在防止由于两个 PHY 在 MCU 未准备好接收数据包的情况下被唤醒并进行链接而导致的数据包丢失。因此,只有在 AM273x-Q1 完成启动序列并通过 MDIO 通信将 PHY 配置为主器件后,链接过程才会发生。