ZHCAC14 January   2023 DP83TC812R-Q1 , DP83TC812S-Q1

 

  1.   摘要
  2. 1引言
    1. 1.1 首字母缩写词
  3. 2TC10 测试设置
    1. 2.1 概述
    2. 2.2 唤醒至链接序列
  4. 3测量摘要
    1. 3.1 完整时序图
    2. 3.2 测量摘要
    3. 3.3 LP1 唤醒至链接时间
  5. 4时序测量
    1. 4.1 LP1 WAKE 至 INH (T1)
    2. 4.2 LP1 INH 至 WUP (T2)
    3. 4.3 WUP 至 PHY INH (T3)
    4. 4.4 PHY INH/降压 EN 至降压 nRESET (T4)
    5. 4.5 降压 nRESET/PMIC 使能至 MCU nReset (T5)
    6. 4.6 MCU nReset 至 MDIO 通信(T6 和 T7)
    7. 4.7 MDIO 主器件配置 + 链接(T8 和 T9)
  6. 5测量评估
    1. 5.1 关于优化可变 TC10 时间的建议
      1. 5.1.1 缩短 MCU 启动时间 (T6)
      2. 5.1.2 改进 MDIO 状态机 (T7)
      3. 5.1.3 优化 MDIO 时间表 (T8)
        1. 5.1.3.1 通过去除轮询来优化主器件配置
        2. 5.1.3.2 通过改进 MDC 来优化主器件配置
      4. 5.1.4 睡眠期间的 PHY 配置
      5. 5.1.5 其他可配置的值
    2. 5.2 替代 TC10 测试
  7. 6结论
  8. 7参考文献

MDIO 主器件配置 + 链接(T8 和 T9

将 PHY 配置为主器件需要写入一系列寄存器,这是为了符合 Open Alliance 规范而需要满足的最低要求。更多有关这些规范的信息,请参阅 DP83TC812、DP83TC813 和 DP83TC814:Open Alliance 规范合规性测试所用的配置 应用手册。

表 4-1 是 MDIO 线路上的数据写入时间表。总的来说,对发送的数据进行解码显示,该系统的时间间隔 T8(将 PHY 配置为主器件所需的时间)为 3.914ms。

PHY 成功配置为主器件后,主 PHY 和从 PHY 开始握手过程以建立链路。PHY 的回波抵消器、扰频器、均衡器和时序将经过训练以提供正确的通信。测得的时间间隔 T9 为 14.541ms。

表 4-1 主器件配置 + 链接的 MDIO 时间表
时间 (ms)寄存器数据(写入)操作
0tms_cfg_start:MDIO 主器件配置开始
0.0100x001F0x8000硬复位
0.2250x05230x0001禁用链路
0.3960x08340xC001将 PHY 配置为主器件
0.396–2.370为缩短链路时间而进行的配置
2.3700x001F0x4000软复位
2.5840x05230x0000启用链路
3.9140x001F0x4000tms_cfg_end:软复位
18.455tlink:LED0 亮起。PHY 已链接。