ZHCAC14 January 2023 DP83TC812R-Q1 , DP83TC812S-Q1
将 PHY 配置为主器件需要写入一系列寄存器,这是为了符合 Open Alliance 规范而需要满足的最低要求。更多有关这些规范的信息,请参阅 DP83TC812、DP83TC813 和 DP83TC814:Open Alliance 规范合规性测试所用的配置 应用手册。
表 4-1 是 MDIO 线路上的数据写入时间表。总的来说,对发送的数据进行解码显示,该系统的时间间隔 T8(将 PHY 配置为主器件所需的时间)为 3.914ms。
PHY 成功配置为主器件后,主 PHY 和从 PHY 开始握手过程以建立链路。PHY 的回波抵消器、扰频器、均衡器和时序将经过训练以提供正确的通信。测得的时间间隔 T9 为 14.541ms。
时间 (ms) | 寄存器 | 数据(写入) | 操作 |
---|---|---|---|
0 | tms_cfg_start:MDIO 主器件配置开始 | ||
0.010 | 0x001F | 0x8000 | 硬复位 |
0.225 | 0x0523 | 0x0001 | 禁用链路 |
0.396 | 0x0834 | 0xC001 | 将 PHY 配置为主器件 |
0.396–2.370 | 为缩短链路时间而进行的配置 | ||
2.370 | 0x001F | 0x4000 | 软复位 |
2.584 | 0x0523 | 0x0000 | 启用链路 |
3.914 | 0x001F | 0x4000 | tms_cfg_end:软复位 |
18.455 | tlink:LED0 亮起。PHY 已链接。 |