ZHCAC35A May 2020 – January 2023 DS100BR111 , DS100BR210 , DS100BR410 , DS100DF410 , DS100KR401 , DS100KR800 , DS100MB203 , DS110DF111 , DS110DF1610 , DS110DF410 , DS125BR111 , DS125BR800A , DS125BR820 , DS125DF111 , DS125DF1610 , DS125DF410 , DS125MB203 , SN65LVCP114
除了表 3-1 中所述的转接驱动器和重定时器的固有系统优势外,还可以通过评估所连 ASIC 之间的端到端链路预算来确定选择转接驱动器还是重定时器。在高速系统中,ASIC Rx 通常具有给定规格所需的均衡功能。当 ASIC 之间的 PCB 或电缆长度接近并开始超过 ASIC Rx EQ 的限制时,转接驱动器是理想的选择。当 ASIC 之间的插入损耗大大超过了 ASIC 的 Rx EQ 功能,因此以重定时器作为中间通道器件是必不可少的选择,这样可使整个通道覆盖范围扩大一倍。
以下示例说明了一种根据典型 10GbE 或 40GbE 背板应用的预期 ASIC 到 ASIC 链路预算来判断选择转接驱动器还是重定时器的实用方法。根据 IEEE802.3 附件 69 中的安装衰减限值和 IL 公式,这里生成了#T5142228-14 中所示的 IL 曲线。
5GHz 时的最大 IL 为 25.19dB。考虑到这一点,当总链路接近并超过最大 IL 限制 (25.19dB) 时,可以考虑进行信号调节,如#T6264811-18 所示。