ZHCACD6A February 2023 – December 2023 AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62P , AM62P-Q1
字节信号网类别中的偏差会直接降低 DQ 和 DM 网的建立和保持裕度。如 ADDR_CTRL 信号网类别和相关的 CK0 时钟网类别所述,必须控制该偏差。必须通过在一组定义的信号内控制布线的长度来管理数据字节偏差。在 PCB 上实际匹配偏差的唯一方法是将较短的布线延长至网类别中最长的网及其相关时钟的长度。在分析过程中,应考虑具有准确堆叠信息的 Z 轴延迟(穿孔)。
DDR PHY 包含一项每位校正功能,此功能默认处于启用状态。此功能允许信号路由的延迟匹配容差更宽松,如表 2-7 中所述。如果禁用此功能,则偏差必须严格匹配。测量每个信号从 SoC 芯片到 DRAM 器件引脚的传播延迟。设计人员可以使用比表中所示值更小的容差自由进行长度匹配。在初始 PCB 设计阶段,请参阅附录:SOC 封装延迟。执行仿真并生成延迟报告,以确认偏差处于指定容差范围内。
表 2-7 包含字节 0、字节 1、字节 2 和字节 3 布线组的布线规格。每个信号网类别及其相关的时钟网类别都是独立进行布线和匹配的。这些参数仅供参考,旨在使设计在仿真之前接近成功。为了确保 PCB 设计满足所有要求,需要对设计进行仿真并将结果与节 3中定义的仿真结果进行比较。
编号 | 参数 | 最小值 | 典型值 | 最大值 | 单位 |
---|---|---|---|---|---|
LP4_DRS1 | 网类别 DQSx 的传播延迟 (RSD1) |
250 (1) | ps | ||
LP4_DRS2 | 网类别 BYTEx 的传播延迟 (RSD2) |
250 (1) | ps | ||
LP4_DRS3 | CK0 对和每个 DQS 对的传播延迟差异。(RSAC1 + RSAC2 - RSD1)(2) | 0 (8)(4) | 3(8)(4) | tCK | |
LP4_DRS4 | 网类别 DQSx 内的偏差 DQSx 至 DQSx_n 的偏差 (RSD1) |
1.5 (4)(6) | ps | ||
LP4_DRS5 | DQSx 和 BYTEx 网类别上的偏差。 (RSD1 和 RSD2 的偏差)(6) |
150 (8)(4) | ps | ||
LP4_DRS6 | BYTEx 和相应 DQSx 中最短 DQ/DM 位的传播延迟差异。 (RSD2 - RSD1)(7) |
-49 (8)(4) | ps | ||
LP4_DRS7 | 每条布线上的过孔数 | 2 (1) | 过孔 | ||
LP4_DRS8 | 过孔残桩长度 | 40 (14) | mil | ||
LP4_DRS9 | 过孔数差异 | 0 (16) | 过孔 | ||
LP4_DRS10 | RSD1 中心到中心间距(时钟网类别之间) | 5w (18) | |||
LP4_DRS11 | RSD1 中心到中心间距(时钟网类别内)(20) | 请参阅以下注意事项 | |||
LP4_DRS12 | RSD2 中心到中心间距(信号网类别之间) | 5w (18) | |||
LP4_DRS13 | RSD2 中心到中心间距(自身或信号网类别内) | 3w (18) |