ZHCACF9A august 2021 – march 2023 TMS320F2800132 , TMS320F2800133 , TMS320F2800135 , TMS320F2800137 , TMS320F2800152-Q1 , TMS320F2800153-Q1 , TMS320F2800154-Q1 , TMS320F2800155 , TMS320F2800155-Q1 , TMS320F2800156-Q1 , TMS320F2800157 , TMS320F2800157-Q1 , TMS320F280021 , TMS320F280021-Q1 , TMS320F280023 , TMS320F280023-Q1 , TMS320F280023C , TMS320F280025 , TMS320F280025-Q1 , TMS320F280025C , TMS320F280025C-Q1 , TMS320F280033 , TMS320F280034 , TMS320F280034-Q1 , TMS320F280036-Q1 , TMS320F280036C-Q1 , TMS320F280037 , TMS320F280037-Q1 , TMS320F280037C , TMS320F280037C-Q1 , TMS320F280038-Q1 , TMS320F280038C-Q1 , TMS320F280039 , TMS320F280039-Q1 , TMS320F280039C , TMS320F280039C-Q1 , TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1 , TMS320F28075 , TMS320F28075-Q1 , TMS320F28076 , TMS320F28374D , TMS320F28374S , TMS320F28375D , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376D , TMS320F28376S , TMS320F28377D , TMS320F28377D-EP , TMS320F28377D-Q1 , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378D , TMS320F28378S , TMS320F28379D , TMS320F28379D-Q1 , TMS320F28379S , TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S , TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
表 5-5 列出了使用电荷共享方法评估 ADC 输入驱动电路所需的输入,并提供了一个汇总输出的位置。建议为实时控制应用中的每个不同电路填写此工作表,以确保良好的建立性能。对于某些电路,可能需要使用应用报告 C2000 MCU 的 ADC 输入电路评估(使用 PSPICE-for-TI 仿真工具)中介绍的高速设计方法。该报告还提供了一个工作表,可以使用高速设计方法对其进行评估。
符号 | 说明 | 值 | 说明 |
---|---|---|---|
N | 目标建立分辨率(位) | 通常与 ADC 的分辨率相同。 可以采用较低的目标分辨率来降低输入设计要求 | |
Vfs | 满量程电压范围 | 在外部基准模式下,这是向 VREFHI 引脚提供的电压(通常为 3.0V 或 2.5V) 在内部基准模式下,这是基于所选基准模式的有效输入范围(通常为 3.3V 或 2.5V) | |
Verrmax | 最大误差目标 | Vfs/2N+1 可以进一步分为两个分量:电荷共享误差和跟踪误差,每个分量为 Verrmax/2 | |
tsh | S+H 时间 | 只要 Cs 容值适合电荷共享,就可以使用 ADC 数据手册中的最小值。 | |
Ch | ADC S+H 电容 | 在数据手册表“输入模型参数”中提供 | |
Cp | ADC 引脚寄生电容 | 在数据手册表“每通道寄生电容”中提供 | |
Cs | 源电容 | 至少为 (2N+2 ⋅ CH) - Cp | |
Rs | 源电阻 | 驱动 ADC 的源的输出电阻。也可以有意选择。 | |
fs | 采样率 | 目标通道上的采样率。通常是应用的一项要求。 | |
BWs | 源信号所需的带宽。 | 源信号所需的带宽。 | |
Rsmax | 允许的最大源电阻 | 如果 fs 已知,则计算为 1/(0.7⋅fs⋅Cs), 然后确保 Rs < Rsmax。如果不满足条件,则需要进行额外的设计迭代。 | |
fsmax | 允许的最大采样频率 | 如果 Rs 已知,则计算为 1/(0.7⋅Rs⋅Cs, 然后确保 fs < fsmax。 如果不满足条件,则需要进行额外的设计迭代。 | |
BWRsCs | 来自 Cs 和 Rs 的滤波器带宽 | 1/(2π⋅Cs⋅Rs) 确保 BWRsCs > BWs,否则需要进行额外的设计迭代。 | |
Voa_ss | 稳态运算放大器输出电压 | 如果未使用运算放大器,则设置 Voa_ss = Vfs。否则,这可以通过 Voa 节点的直流节点分析生成。复制到 Voa_ss,然后再继续进行其他仿真。 | |
BWOPA | ADC 驱动器运算放大器最小带宽 | 如果需要运算放大器,则带宽应至少为 BWRsCs 的 4 倍 | |
运算放大器 | 选择的运算放大器器件型号 | 在此处记录所选的运算放大器(如果需要)。 | |
Verr | 仿真产生的实际建立误差 | 确保 Verr < Verrmax 否则,需要进行额外的设计迭代 |