ZHCACO5B May 2023 – December 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
该处理器支持最多两个 USB 2.0 端口。这些端口可以配置为主机或设备或双角色设备 (DRD)。使用任何处理器 GPIO 都支持 USBn_ID(识别)功能。
请按照器件特定数据表的 USB VBUS 设计指南 部分调节 USB VBUS 电压(USB 接口连接器所连的电源)。
当器件配置为设备模式时,建议连接 VBUS(VBUS 电源输入,包括分压器/钳位器)输入。VBUS 的连接(VBUS 电源输入,包括分压器/钳位)在主机模式下是可选的。
当 USB 接口配置为主机时,建议使用具有 OC(过流)输出指示的电源开关。USB DRVVBUS 驱动电源开关。当 USB 接口配置为主机时,建议将 OC 输出连接到处理器 GPIO。
有关与 USB 连接和 On-The-Go 特性支持相关的详情,请参阅器件特定 TRM。
有关更多详细信息,请参阅器件特定 TRM 中外设 一章的高速串行接口 部分。
有关在未使用 USB0 和 USB1 或未使用 USB0 或 USB1 时连接 USB 引脚的信息,请参阅器件特定数据表的引脚连接要求 部分。
有关 USB2.0 接口的更多信息,请参阅 [常见问题解答] AM625 / AM623 / AM625SIP / AM625-Q1 / AM620-Q1 定制电路板硬件设计 – USB2.0 接口。