ZHCACO5B May 2023 – December 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
该处理器支持多个 UART、串行外设接口 (SPI)、I2C、多通道音频串行端口 (MCASP)、增强型脉宽调制器 (EPWM)、增强型正交编码器脉冲 (EQEP)、ECAP、支持 CAN-FD 的 CAN 和 GPIO 模块。
对于具有开漏输出类型缓冲器(MCU_I2C0 和WKUP_I2C0)的 I2C 接口,无论使用何种外设和 IO 配置,都建议使用外部上拉。请参阅器件特定数据表中的引脚连接要求 一节。
当这些开漏输出型缓冲器 I2C 接口被拉至 3.3V 电源时,这些输入具有压摆率限制要求。建议使用 RC 来限制压摆率。
建议为具有 LVCMOS IO 仿真开漏输出的 I2C 接口使用外部上拉电阻。有关具有仿真开漏输出 I2C 实例的可用 LVCMOS IO,请参阅器件特定数据表。
更多信息,请参阅 [常见问题解答] AM625 / AM623 / AM625SIP / AM625-Q1 / AM620-Q1 定制电路板硬件设计 - I2C 接口。
可用的外设实例数量取决于处理器选择。可以根据应用使用 SysConfig-PinMux 工具配置所需的接口。
有关更多详细信息,请参阅器件特定 TRM 的外设 一章。