ZHCACV9 july   2023 PCM3120-Q1 , PCM5120-Q1 , PCM6120-Q1 , TLV320ADC5120

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
    1. 1.1 交流耦合系统
    2. 1.2 直流耦合系统
  5. 2交流耦合方案
    1. 2.1 等效电路
    2. 2.2 使用交流耦合时的输入引脚波形
    3. 2.3 耦合电容器的选择
    4. 2.4 快速充电电路
    5. 2.5 电容器类型的选择
    6. 2.6 单端和差分模式
    7. 2.7 交流耦合电路中的 S.N.R
  6. 3直流耦合方案
    1. 3.1 偏置引脚
    2. 3.2 电气特性
    3. 3.3 应用电路
      1. 3.3.1 直流耦合电路中的 S.N.R
  7. 4应用示例
    1. 4.1  驻极体电容式麦克风:单端直流耦合输入
    2. 4.2  驻极体电容式麦克风:单端交流耦合输入
    3. 4.3  麦克风的选择
    4. 4.4  电容式麦克风:差分直流耦合输入
    5. 4.5  电容式麦克风:差分交流耦合输入
    6. 4.6  MEMS 麦克风:差分交流耦合输入
    7. 4.7  没有失调电压且响应低至直流的电路
    8. 4.8  通过对 2 个 ADC 通道的输出求和来提高 SNR
    9. 4.9  测量高电压波形 (+-50V)
    10. 4.10 I2C 列表
  8. 5总结
  9. 6参考文献

没有失调电压且响应低至直流的电路

图 4-13图 4-14 所示,开启 ADC 的全通滤波器以实现低至直流的频率响应。开启全通滤波器会导致输出端产生直流失调电压,这由 DSP_CFGO 寄存器控制。

表 4-1 DSP_CFG0 寄存器字段说明
字段 类型 复位 说明
7-6 保留 R 0h 保留
5-4 DECI_FILT[1:0] R/W 0h 抽取滤波器响应。
0d = 线性相位

1d = 低延迟

2d = 超低延迟
3d = 保留
3-2 CH_SUM[1:0] R/W 0h 实现更高 SNR 的通道求和模式
0d = 禁用通道求和模式

1d = 启用 2 通道求和模式以生成 (CH1 + CH2)/2 和 (CH3 + CH4)/2 输出

2d = 启用 4 通道求和模式以生成 (CH1 + CH2 + CH3 + CH4)/4 输出

3d = 保留
1-0 HPF_SEL[1:0] R/W 1h 高通滤波器 (HPF) 选择。
0d = 使用可编程的一阶 IIR 滤波器来实现自定义 HPF,在 P4_R72 至 P4_R83 范围内,默认系数值设置为实现全通滤波器

1d = 选择截止频率为 0.00025 × fS(fS = 48kHz 时为 12Hz)的 HPF

2d = 选择截止频率为 0.002 × fS(fS = 48kHz 时为 96Hz)的 HPF

3d = 选择截止频率为 0.008 × fS(fS = 48kHz 时为 384Hz)的 HPF

为了消除直流失调电压,INxM 引脚的直流电压等于 VIN 引脚上的平均电平,从而消除 ADC 输出端的直流失调电压。

GUID-20230501-SS0I-RKTK-RM8F-C4DMG031HTHN-low.svg图 4-13 波形
GUID-20230512-SS0I-CMM3-M7QF-4WRVQ6LFD07G-low.svg图 4-14 电路