ZHCACV9 july 2023 PCM3120-Q1 , PCM5120-Q1 , PCM6120-Q1 , TLV320ADC5120
图 2-1 描述了输入引脚的等效电路。在电容式耦合系统中,引脚的偏置由电压在内部完成,如方程式 1 所示,其中 k 约为 0.5。
输入引脚的寄存器设置:
位 | 字段 | 类型 | 复位 | 说明 |
---|---|---|---|---|
7 | CH1_INTYP | R/W | 0h | 通道 1 输入类型 0d = 麦克风输入 1d = 线路输入 |
6-5 | CH1_INSRC[1:0] | R/W | 0h | 通道 1 输入配置 0d = 模拟差分输入(必须禁用 GPI1 和 GPO1 引脚功能) 1d = 模拟单端输入(必须禁用 GPI1 和 GPO1 引脚功能) 2d = 数字麦克风 PDM 输入(为 PDMDIN1 和 PDMCLK 相应地配置 GPO 和 GPI 引脚) 3d = 保留 |
4 | CH1_DC | R/W | 0h | 通道 1 输入耦合(适用于模拟输入) 0d = 交流耦合输入 1d = 直流耦合输入 |
3-2 | CH1_IMP[1:0] | R/W | 0h | 通道 1 输入阻抗(适用于模拟输入) 0d = 典型 2.5kΩ 输入阻抗 1d = 典型 10kΩ 输入阻抗 2d = 典型 20kΩ 输入阻抗 3d = 保留 |
1 | 保留 | R | 0h | 保留 |
0 | CH1_DREEN | R/W | 0h | 通道 1 动态范围增强器 (DRE) 和自动增益控制器 (AGC) 设置 0d = 禁用 DRE 和 AGC 1d = 根据寄存器 108 (P0_R108) 中位 3 的配置启用 DRE 或 AGC |
P0_R59_D[1:0]:ADC_FSCALE[1:0] | VREF 输出电压(与内部 ADC VREF 相同) | 支持差分满量程输入 | 支持单端满量程输入 | AVDD 范围要求 |
---|---|---|---|---|
00(默认值) | 2.75 V | 2 VRMS | 1 VRMS | 3V 至 3.6V |
01 | 2.5V | 1.818 VRMS | 0.909 VRMS | 2.8 V 至 3.6 V |
10 | 1.375 V | 1 VRMS | 0.5 VRMS | 1.7 V 至 1.9 V |
11 | 保留 | 保留 | 保留 | 保留 |
P0_R60_D[3:2]:CH1_IMP[1:0] | 通道 1 输入阻抗选择 |
---|---|
00(默认值) | INxP 或 INxM 上的通道 1 输入阻抗典型值为 2.5kΩ |
01 | INxP 或 INxM 上的通道 1 输入阻抗典型值为 10kΩ |
10 | INxP 或 INxM 上的通道 1 输入阻抗典型值为 20kΩ |
11 | 保留(不使用此设置) |