ZHCAD72 September   2023 TXB0101 , TXB0102 , TXB0104 , TXB0104-Q1 , TXB0106 , TXB0106-Q1 , TXB0108 , TXB0302 , TXB0304 , TXS0101 , TXS0101-Q1 , TXS0102 , TXS0102-Q1 , TXS0104E , TXS0104E-Q1 , TXS0108E , TXS0108E-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2单稳态性能
  6. 3设计注意事项
    1. 3.1 具有单稳态的 PCB 布局设计
    2. 3.2 外部电阻器对单稳态的影响
    3. 3.3 慢速输入对单稳态的影响
    4. 3.4 速度和负载对单稳态的影响
    5. 3.5 温度对单稳态的影响
  7. 4总结
  8. 5参考资料

具有单稳态的 PCB 布局设计

为了帮助尽可能地降低开关瞬态产生的噪声并在与单稳态交互时进一步避免由振铃/反射造成的误触发,应在 VCCA 和 VCCB 这两个电源上使用旁路电容器。在设计带有单稳态器件的印刷电路板 (PCB) 时,应仔细考虑短路径旁路电容器,使其尽可能靠近 VCC 电源和 GND。

PCB 信号布线长度必须保持足够短,以使任何反射的往返延迟小于单稳态持续时间,通常为 10ns 至 30ns。由于较短布线的寄生电容和电感极小,反射在源极驱动器处遇到低阻抗,从而进一步避免因输出脉宽异常、输出信号振荡或其他不利系统级效应而导致单稳态误触发。

以下电路板有效相对介电常数的公式可用于确定最大布线长度,以帮助保持在设计规定的延迟范围内:

传播速度,V=c/√(εr)。

其中 c 是光速,而信号波长 λ = V/带宽。

例如,逻辑器件的典型带宽为 300MHz,PCB 的典型有效介电常数 εr 约为 4。

当布线长度大于信号波长的 1/8(即 (λ/8))时,可能会出现信号完整性问题。

因此,V = 3×10^8 (m/s) /√4= 15×10^7m/s

λ = 15×10^7 (m/s) / 300×10^6 (Hz) = 0.5m

因此,λ/8 = 0.625m,例如近似为 6cm 或 2.5 英寸。