ZHCADE7 November   2023 CDCE6214 , CDCE6214-Q1 , CDCE6214Q1TM , LMK00301 , LMK00304 , LMK00306 , LMK00308 , LMK00334 , LMK00334-Q1 , LMK00338 , LMK03318 , LMK03328 , LMK3H0102 , LMK6C , LMK6H , LMKDB1104 , LMKDB1108 , LMKDB1120 , LMKDB1202 , LMKDB1204

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2PCIe 简介
    1. 2.1 PCIe 链路
  6. 3PCIe 时钟架构
    1. 3.1 通用时钟架构
    2. 3.2 独立参考架构
    3. 3.3 扩频时钟
    4. 3.4 PCIe REFCLK 拓扑
    5. 3.5 噪声折叠
  7. 4PCIe 时钟规格
    1. 4.1 REFCLK 输出格式
    2. 4.2 PCIe 抖动要求
    3. 4.3 PCIe 时域要求
  8. 5REFCLK 测量技术
    1. 5.1 时钟发生器测量结果
      1. 5.1.1 不带 SSC 的 PNA 测量结果
      2. 5.1.2 不带 SSC 的 PCIe 滤波的 PNA 结果
      3. 5.1.3 带 SSC 的 PNA 测量结果
      4. 5.1.4 带 SSC 的 PCIe 滤波的 PNA 结果
      5. 5.1.5 时域 PCIe 测量结果
    2. 5.2 时钟缓冲器测量结果
      1. 5.2.1 PNA 测量结果
      2. 5.2.2 PCIe 滤波的 PNA 结果
      3. 5.2.3 时域 PCIe 测量结果
  9. 6符合 PCIe 标准的米6体育平台手机版_好二三四 (TI) 米6体育平台手机版_好二三四
  10. 7总结
  11. 8参考资料

PCIe 链路

在 PCIe 链路中,信号通过称为通道 的连接对传输。一条通道用于发送数据 (TX),另一条通道用于接收数据 (RX)。PCIe 是一种可扩展架构。每个链路可以同时由多达 32 个通道组成,以更大限度地提高数据吞吐量。大多数系统通常仅使用 16 个通道。图 2-1 展示了一个标准 PCIe 链路示例。

GUID-20231120-SS0I-DHSL-ZQZS-TTXLCKPT9LJK-low.svg图 2-1 PCIe 链路

随着 PCIe 标准的发展,每个通道的原始比特率也有所提高。现代 PCIe 第 6 代允许 64Gb/s 的比特率。表 2-1 展示了每一代 PCIe 的数据速率。

表 2-1 按版本列出的 PCIe 标准比特率
PCIe 版本 首次推出年份 原始比特率
PCIe 1.1 2005 2.5Gb/s
PCIe 2.1 2009 年 5.0Gb/s
PCIe 3.1 2013 8.0Gb/s
PCIe 4.0 2017年 16.0Gb/s
PCIe 5.0 2019 年 32.0Gb/s
PCIe 6.0 2021 年 64.0Gb/s

PCIe 6.0 每字节 8 位,每通道每方向的数据吞吐量高达 8GB/s。在 16 通道系统中,吞吐量可达 256GB/s。