ZHCADE7 November   2023 CDCE6214 , CDCE6214-Q1 , CDCE6214Q1TM , LMK00301 , LMK00304 , LMK00306 , LMK00308 , LMK00334 , LMK00334-Q1 , LMK00338 , LMK03318 , LMK03328 , LMK3H0102 , LMK6C , LMK6H , LMKDB1104 , LMKDB1108 , LMKDB1120 , LMKDB1202 , LMKDB1204

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2PCIe 简介
    1. 2.1 PCIe 链路
  6. 3PCIe 时钟架构
    1. 3.1 通用时钟架构
    2. 3.2 独立参考架构
    3. 3.3 扩频时钟
    4. 3.4 PCIe REFCLK 拓扑
    5. 3.5 噪声折叠
  7. 4PCIe 时钟规格
    1. 4.1 REFCLK 输出格式
    2. 4.2 PCIe 抖动要求
    3. 4.3 PCIe 时域要求
  8. 5REFCLK 测量技术
    1. 5.1 时钟发生器测量结果
      1. 5.1.1 不带 SSC 的 PNA 测量结果
      2. 5.1.2 不带 SSC 的 PCIe 滤波的 PNA 结果
      3. 5.1.3 带 SSC 的 PNA 测量结果
      4. 5.1.4 带 SSC 的 PCIe 滤波的 PNA 结果
      5. 5.1.5 时域 PCIe 测量结果
    2. 5.2 时钟缓冲器测量结果
      1. 5.2.1 PNA 测量结果
      2. 5.2.2 PCIe 滤波的 PNA 结果
      3. 5.2.3 时域 PCIe 测量结果
  9. 6符合 PCIe 标准的米6体育平台手机版_好二三四 (TI) 米6体育平台手机版_好二三四
  10. 7总结
  11. 8参考资料

PCIe 时钟架构

在 PCIe 系统中,为发送器和接收器器件提供了参考时钟,称为 REFCLK。对于所有 PCIe 版本,REFCLK 都是 100MHz HCSL 时钟,表 3-1 展示了通用时钟架构按版本列出的最大频率稳定性要求。

表 3-1 按 PCIe 版本列出的 REFCLK 频率稳定性
PCIe 版本 频率稳定性 (ppm)(1)
PCIe 1.1 ±300
PCIe 2.1 ±300
PCIe 3.1 ±300
PCIe 4.0 ±300
PCIe 5.0 ±100
PCIe 6.0 ±100
对于所有独立参考架构,无论比特率如何,REFCLK 的频率稳定性均为 ±100ppm。

这些时钟架构如下:

  • 通用时钟 (CC)
  • 展频通用时钟 (CCS)
  • 独立基准无展频 (SRNS)
  • 独立基准独立展频 (SRIS)