ZHCADH3 December 2023 MSPM0C1103 , MSPM0C1103-Q1 , MSPM0C1104 , MSPM0C1104-Q1 , MSPM0G1105 , MSPM0G1106 , MSPM0G1107 , MSPM0G1505 , MSPM0G1506 , MSPM0G1507 , MSPM0G1519 , MSPM0G3105 , MSPM0G3105-Q1 , MSPM0G3106 , MSPM0G3106-Q1 , MSPM0G3107 , MSPM0G3107-Q1 , MSPM0G3505 , MSPM0G3505-Q1 , MSPM0G3506 , MSPM0G3506-Q1 , MSPM0G3507 , MSPM0G3507-Q1 , MSPM0G3519 , MSPM0L1105 , MSPM0L1106 , MSPM0L1117 , MSPM0L1227 , MSPM0L1228
不同的时钟信号可被分频,从而为其他时钟提供信号源并分配到多个外设上。
时钟说明 | STM8L 时钟 | STM8S 时钟 | MSPM0L/C 时钟 | |
---|---|---|---|---|
外部数字时钟输入 | 高频率 | 外部源:高达 16MHz(1) | HSE 外部:高达 24MHz(1) | 不适用 |
低频率 | 外部源:32.768kHz(1) | 不适用 | 不适用 | |
主时钟的高频源 | HSI、HSE | fHSE、fHSIDIV | SYSOSC | |
主时钟的低频源 | LSI、LSE | fLSI | LFCLK(固定 32kHz) | |
主系统时钟 | SYSCLK、fMASTER | fMASTER | MCLK、ULPCLK (BUSCLK)(2) | |
源 CPU | SYSCLK、fMASTER | fCPU | CPUCLK | |
大多数外设硬件的时钟 | PCLK (SYSCLK)、fMASTER | fMASTER | MCLK、ULPCLK(2) | |
外设专用时钟 | BEEPCLK、IWDGCLK、RTCCLK、fLSI、fHSI/2(3) | 不适用 | ADCCLK | |
固定频率时钟 | 不适用 | 不适用 | MFCLK:4MHz,与 MCLK/ULPCLK 同步 |
外设 | STM8L/S | MSPM0L/C |
---|---|---|
UART/USART | SYSCLK、fMASTER | SYSCLK、MFCLK、LFCLK |
SPI | SYSCLK、fMASTER | SYSCLK、MFCLK、LFCLK |
I2C | SYSCLK、fMASTER | BUSCLK、MFCLK |
ADC | PCLK 或 PCLK/2(1)、fADC(fMASTER 除以 2 到 18) | ADCCLK(由 ULPCLK 或 SYSOSC 提供) |
定时器 | SYSCLK、fMASTER、fMASTER/DIV | BUSCLK、MFCLK、LFCLK |
比较器 | PCLK、fMASTER(2) | BUSCLK |
看门狗 | LSI、SYSCLK、fCPU(3) | LFCLK |