ZHCADJ7A December 2023 – August 2024 AM62P , AM62P-Q1
该处理器支持多个 UART、多通道串行外设接口 (MCSPI)、I2C、多通道音频串行端口 (MCASP)、增强型脉宽调制器 (EPWM)、增强型正交编码器脉冲 (EQEP)、增强型捕获 (ECAP)、支持完整 CAN-FD 的 MCAN(模块化控制器局域网)和 GPIO 模块实例。
对于具有开漏输出类型缓冲器(MCU_I2C0 和WKUP_I2C0)的 I2C 接口,无论使用何种外设和 IO 配置,都建议使用外部上拉。请参阅器件特定数据表中的引脚连接要求 一节。
当这些开漏输出型缓冲器 I2C 接口被拉至 3.3V 电源时,输入具有指定的压摆率限制。建议使用 RC 来限制压摆率。有关具体实现,请参阅入门套件 SK-AM62P-LP。
如果为 I2C 接口配置了 IO,建议为具有 LVCMOS IO 仿真开漏输出的 I2C 接口 (I2C0..3) 使用外部上拉电阻。有关具有仿真开漏输出 I2C 实例的可用 LVCMOS IO,请参阅器件特定数据表。
欲了解更多信息,请参阅以下常见问题解答:
[常见问题解答] AM62P/AM62P-Q1 定制电路板硬件设计 – I2C 接口
[常见问题解答] AM62A7-Q1:MCU_I2C0 和 WKUP_I2C0 的内部拉电阻配置寄存器。这是通用常见问题解答,也适用于 AM62P/AM62P-Q1 系列处理器。
可用的外设实例数量取决于处理器选择。可以根据应用使用 SysConfig-PinMux 工具配置所需的接口。
有关更多详细信息,请参阅器件特定 TRM 的外设 一章。