ZHCADJ7A December 2023 – August 2024 AM62P , AM62P-Q1
CPSW3G 接口可以配置为 3 端口交换机(连接到两个外部以太网端口(端口 1 和 2))或具有自己 MAC 地址的双独立 MAC 接口。
CPSW3G 支持每个外部以太网接口端口的 RMII (10/100) 或 RGMII (10/100/1000) 接口。
对于 RMII 接口实现,请参阅器件特定 TRM 的 CPSW0 RMII 接口 部分。
CPSW3G RMII 接口支持连接到配置为控制器(主)或器件(从)的以太网 PHY。
CPSW3G 与 RMII EPHY 连接,配置为 EPHY 时钟输入(其中一个缓冲时钟输出连接到处理器 MAC)的外部 50MHz(缓冲外部振荡器或处理器时钟输出)或具有连接至处理器的 EPHY 50MHz 时钟输出的 25MHz EPHY 时钟输入。
CPSW3G 端口之一是内部 CPPI(通信端口编程接口)主机端口。它是一个流接口,用于从 DMA 向 CPSW3G 提供数据,反之亦然。
CPSW3G 允许为 2 个外部接口端口使用混合 RGMII/RMII 接口拓扑。
RGMII_ID(内部延迟)未经计时、测试或表征。RGMII_ID 默认启用,寄存器位保留。
有关 CPSW3G 以太网接口的更多详细信息,请参阅器件特定 TRM 中外设 一章的高速串行接口 部分。