ZHCADN1A November   2023  – September 2024 TAA5212 , TAA5242 , TAA5412-Q1 , TAC5111 , TAC5111-Q1 , TAC5112 , TAC5112-Q1 , TAC5211 , TAC5212 , TAC5212-Q1 , TAC5311-Q1 , TAC5312-Q1 , TAC5411-Q1 , TAC5412-Q1 , TAD5112 , TAD5112-Q1 , TAD5142 , TAD5212 , TAD5212-Q1 , TAD5242

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2时钟的运行模式
    1. 2.1 自动运行模式
  6. 3时钟模式
    1. 3.1 自动主要 BCLK 比率
    2. 3.2 自动辅助 BCLK 比率
    3. 3.3 自动 MCLK 比率
    4. 3.4 自动 MCLK 固定
    5. 3.5 自定义模式和半自动运行模式
      1. 3.5.1 半自动模式
    6. 3.6 附加时钟
      1. 3.6.1 PDM 时钟
      2. 3.6.2 超频时钟频率
      3. 3.6.3 SAR 时钟
      4. 3.6.4 CLKOUT
  7. 4硬件控制型器件中的时钟
  8. 5修订历史记录

硬件控制型器件中的时钟

Tax5x1x 系列也具有一些硬件引脚控制型型号。

TAA5242 为 ADC 型号。TAD5142 和 TAD5242 为 DAC 型号。

硬件型号使用模式引脚 MD0 支持音频总线控制器或目标运行模式。在目标模式下,FSYNC 和 BCLK 用作输入引脚。在控制器模式下,FSYNC 和 BCLK 用作输出引脚。具体如下表所示。

硬件器件支持自动时钟,如节 2.1 所示。

表 4-1 控制器和目标模式选择
MD0 控制器和目标选择
接地短路 目标 I2S 模式
通过 4.7KΩ 短接至地 目标 TDM 模式
短接至 AVDD 控制器 I2S 模式
通过 4.7KΩ 短接至 AVDD 控制器 TDM 模式
通过 22kΩ 短接至 AVDD 目标 LJ 模式