ZHCADS3 January   2024 LMK6H

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
    1. 1.1 为何使用相位噪声分析仪?
  5. 2认识相位噪声图
  6. 3相位噪声分析仪测量设置
    1. 3.1 起始或终止频率
    2. 3.2 均值计算和相关性
    3. 3.3 持久性
    4. 3.4 杂散视图模式
    5. 3.5 其他设置
  7. 4针对不同时钟格式的硬件设置
    1. 4.1 LVCMOS
    2. 4.2 LVDS
    3. 4.3 LVPECL/HCSL
    4. 4.4 平衡-非平衡变压器建议
  8. 5不同端接方案下的典型测量
    1. 5.1 LVCMOS
    2. 5.2 LVDS
    3. 5.3 LVPECL
    4. 5.4 HCSL
  9. 6总结
  10. 7参考资料

为何使用相位噪声分析仪?

正如如何测量总抖动 (TJ) 应用手册所述,可以使用高速示波器测量时域抖动特性,如总抖动 (TJ) 和周期间抖动。但是,对于许多应用来说,时域抖动测量并不像频域中的积分抖动或相位噪声等测量那样重要。例如,在有线网络应用中,通常使用从 12kHz 至 20MHz 范围的积分 RMS 抖动来确保以太网 PHY 的误码率 (BER) 满足系统级要求。另一个例子是,医疗成像设备在接近载波频率的特定偏移(例如 1kHz 偏移)下,具有严格的相位噪声要求。对于这些类型的应用,应使用相位噪声分析仪 (PNA),因为它具有低本底噪声和先进的抖动计算工具。由于高性能时钟具有高本底噪声,所以不建议使用示波器、频谱分析仪和其他设备来测量高性能时钟的相位噪声。TI 用于表征器件特性的一些 PNA 包括 Agilent E5052、R&S FSWP 和 Microchip 53100A。