ZHCAE48 June   2024 LMK5B33216

 

  1.   1
  2.   摘要
  3.   商标
  4. 1硬件架构
    1. 1.1 时钟方案
    2. 1.2 FPGA 设计
  5. 2syn1588® 同步算法
    1. 2.1 PTP 计时时钟调整算法
  6. 3测试设置
    1. 3.1 FMC 适配器板
    2. 3.2 合规性测试设置
    3. 3.3 电信规范 G.8275.1 合规性测试 - 全时序支持
      1. 3.3.1 传输特性
      2. 3.3.2 绝对时间误差
      3. 3.3.3 锁定时间
    4. 3.4 电信规范 G.8275.2 合规性测试 - 部分时序支持
    5. 3.5 电信规范 G.8262.1 合规性测试 - SyncE 瞬态
  7. 4PTP 系统应用
  8. 5其他开发
  9. 6结语
  10. 7参考资料

结语

Arria® 10 上的 syn1588® 与 LMK5XXXXXS1 结合使用可满足 A 类 (100ns)、B 类 (70ns)、C 类 (30ns) 甚至 D 类 (5ns) 电信精度要求。1PPS 信号偏差不超过 2ns。要达到 D 类标准,必须使用能够在 5 秒内提供小于 1ns 的短期稳定性的高级本地振荡器。此外,所有测量均是在两个 PTP 器件之间使用直接连接进行,而不是连接一个或多个边界时钟或透明时钟。

对于具有部分时序支持的网络,PTP 协议栈配置经过优化,可处理超过 230µs 的 PDV,同时保持在请求的 ±1.5µs 范围内,且余量为 500ns。